新聞中心

EEPW首頁 > EDA/PCB > 設計應用 > FPGA與PCB板焊接連接失效

FPGA與PCB板焊接連接失效

作者: 時間:2010-11-12 來源:網絡 收藏

  

  解決方案:SJ-BIST實時檢測狀態(tài)

  在美國銳拓集團公司(Ridgetop-Group)的創(chuàng)新發(fā)明之前,沒有很好的,已知的辦法檢測工作中的的應力。目前生產制造中使用的目檢,光學,X-光和可靠性測試等技術很難奏效,因為反映為電信號的故障在器件沒有加電源的情況下基本上是看不到的。通過對將要發(fā)生的的早期檢測,SJ-BIST支持基于條件(condition-based)的設備維護并能減少間歇性失效。其卓越的靈敏度和精確度使SJ-BIST可以在兩個時鐘周期內發(fā)現(xiàn)和報告低至100歐姆的高電阻失效而且沒有誤報警。作為一個可縮放的解決方案,它可以附加在用戶的現(xiàn)存的測試中樞,不會額外增加資源。

  銳拓集團公司的SJ-BIST是一個可以授權使用的知識產權內核。它的安裝不需要工具和設備。它是一個Verilog軟內核可以集成在用戶的中,只需在上增加一個小電容以及在現(xiàn)有的測試程序中增加一小段代碼。在某些情況下,甚至電容也是不需要的。SJ-BIST會占用現(xiàn)有的門,250FPGA門就足夠了。

  

  SJ-BIST是汽車,工業(yè)控制和航空航天市場的理想解決方案并且已經被戴姆勒-克萊斯勒公司和美國雷神導彈系統(tǒng),NASA,NAVAIR等使用。醫(yī)療器械也是一個合適的應用對象,包括起搏器,神經刺激器和其他靠近心,腦,脊髓等可靠性要求高的設備。銳拓集團公司的電子故障預測方案可以在故障出現(xiàn)之前就對器件進行安全更換,提前采取措施,避免重大事故發(fā)生。


上一頁 1 2 3 下一頁

關鍵詞: FPGA PCB 焊接 失效

評論


相關推薦

技術專區(qū)

關閉