新聞中心

EEPW首頁(yè) > EDA/PCB > 設(shè)計(jì)應(yīng)用 > 基于FPGA的信號(hào)頻譜分析系統(tǒng)

基于FPGA的信號(hào)頻譜分析系統(tǒng)

作者: 時(shí)間:2012-06-27 來(lái)源:網(wǎng)絡(luò) 收藏

摘要 利用實(shí)現(xiàn)了信號(hào)的采集與頻譜分析,對(duì)進(jìn)行了模塊劃分,并分別給出了各模塊的設(shè)計(jì)要點(diǎn),完成了模擬信號(hào)采集模塊、快速傅里葉變換模塊、存儲(chǔ)模塊以及VGA顯示模塊的設(shè)計(jì)。最后對(duì)設(shè)計(jì)的各模塊進(jìn)行了功能與時(shí)序仿真,驗(yàn)證了設(shè)計(jì)的正確性與可靠性。試驗(yàn)表明,該設(shè)計(jì)可以實(shí)現(xiàn)信號(hào)的采集、頻譜分析與顯示等功能,系統(tǒng)穩(wěn)定可靠。
關(guān)鍵詞 A/D轉(zhuǎn)換;信號(hào)采集;頻譜分析;快速傅里葉變換;

數(shù)字信號(hào)處理技術(shù)飛速發(fā)展,其信號(hào)來(lái)源往往是模擬信號(hào)的A/DC輸出。該頻譜分析系統(tǒng)主要實(shí)現(xiàn)的功能包括對(duì)模擬信號(hào)進(jìn)行采集,并對(duì)采集到的數(shù)字信號(hào)進(jìn)行快速傅里葉變換(FFT),最后將頻譜分析結(jié)果顯示在VGA上。系統(tǒng)的核心部分采用Altera公司的芯片CycloneII實(shí)現(xiàn),采用ADI公司的AD7655來(lái)實(shí)現(xiàn)待分析模擬信號(hào)的A/D轉(zhuǎn)換。

1 系統(tǒng)組成
系統(tǒng)通過(guò)FPGA控制AD7655芯片采集待分析的模擬信號(hào),并對(duì)A/D采集所得來(lái)的數(shù)字信號(hào)進(jìn)行FFT變換,計(jì)算結(jié)束后將結(jié)果放在存儲(chǔ)器中,F(xiàn)PGA以存儲(chǔ)器中的數(shù)據(jù)作為數(shù)據(jù)源進(jìn)行控制,VGA將信號(hào)的頻譜分析結(jié)果以圖形的方式顯示。系統(tǒng)由A/D采集模塊、主控制模塊、FIFO模塊、FFT運(yùn)算模塊、數(shù)據(jù)存儲(chǔ)模塊、VGA控制模塊等6個(gè)模塊組成。各模塊之間的關(guān)系如圖1所示。

本文引用地址:http://2s4d.com/article/190196.htm

b.JPG



2 系統(tǒng)設(shè)計(jì)
2.1 A/D采集模塊
系統(tǒng)控制模塊在接收到采集使能信號(hào)后,便會(huì)啟動(dòng)A/DC來(lái)采集原始模擬信號(hào)。設(shè)計(jì)采用16位低功耗A/D轉(zhuǎn)換器AD7655對(duì)模擬信號(hào)進(jìn)行采樣。AD7655有4個(gè)通道,1 Mbit·s-1采樣率,輸入模擬信號(hào)的范圍為0~5 V。該芯片的時(shí)序如圖2所示。

c.JPG


上一頁(yè) 1 2 3 4 下一頁(yè)

評(píng)論


相關(guān)推薦

技術(shù)專(zhuān)區(qū)

關(guān)閉