新聞中心

EEPW首頁 > EDA/PCB > 設(shè)計應(yīng)用 > 基于FPGA 的DDR SDRAM控制器在高速數(shù)據(jù)采集系統(tǒng)中

基于FPGA 的DDR SDRAM控制器在高速數(shù)據(jù)采集系統(tǒng)中

作者: 時間:2012-11-05 來源:網(wǎng)絡(luò) 收藏

3.2 各模塊結(jié)構(gòu)圖

系統(tǒng)的頂層文件DATA_SAMPLE 的結(jié)構(gòu)如圖5 所示, 內(nèi)置的主要有前端緩存模塊DATATO_RAM、后端緩存模塊TO_LD 和 的控制模塊。從數(shù)據(jù)流程上看,前端緩存將雙路AD 采集到的數(shù)據(jù)合并成64 位,當(dāng)緩存中的數(shù)據(jù)達(dá)到設(shè)定的存儲深度時,控制模塊在100MHz 的時鐘下將數(shù)據(jù)讀出,并將64 位數(shù)據(jù)拆分成32 位分別存儲到兩片 SDRAM 中。進入到讀狀態(tài)時,控制模塊同時從兩片DDR SDRAM 中讀出32位的數(shù)據(jù),根據(jù)用戶所選擇的數(shù)據(jù)通道,控制邏輯將相應(yīng)的數(shù)據(jù)送入后端緩存中,后端緩存再將數(shù)據(jù)拆分成16 位,通過PCI 局部總線傳送到上位機中。從控制流程上看,DATATO_RAM和TO_LD 中都設(shè)置了數(shù)據(jù)計數(shù)器,當(dāng)DATATO_RAM 中存儲的數(shù)據(jù)量超過設(shè)定值時,讀使能RDEN 有效,控制模塊從緩存中一次讀走4 個數(shù)據(jù)。后端緩存的控制方式與此類似。

控制模塊SDRAM 由兩部分組成,其結(jié)構(gòu)如圖6 所示。其中ADDR 為地址產(chǎn)生模塊,給控制核ddr_sdram 提供數(shù)據(jù)操作的行地址和列地址??刂坪薲dr_sdram 完成的功能包括將內(nèi)部狀態(tài)轉(zhuǎn)換產(chǎn)生的CMD 控制命令譯碼成DDR SDRAM 所能實現(xiàn)的各種操作并實現(xiàn)以雙倍的速率與DDR SDRAM 進行數(shù)據(jù)交換的接口。ddr_sdram 的結(jié)構(gòu)框圖如圖7 所示。

控制核ddr_sdram 采用自頂而下模塊化的設(shè)計方法,由4 個模塊構(gòu)成:ddr_sdram 頂層模塊、控制接口模塊、命令模塊和數(shù)據(jù)路徑模塊。ddr_sdram 頂層模塊初始化并把其余三個模塊有機地結(jié)合起來;控制接口模塊接收CMD 命令和相關(guān)存儲器地址,對命令進行譯碼并將請求發(fā)送給命令模塊;命令模塊接收從控制接口模塊譯碼后的命令和地址,產(chǎn)生相應(yīng)的命令給DDR SDRAM;數(shù)據(jù)路徑模塊在讀命令READA 和寫命令WRITEA 期間處理數(shù)據(jù)交換??刂平涌谀K包含1 個命令譯碼器和1 個16 位的刷新減計數(shù)器及相應(yīng)的控制電路。 命令譯碼器譯碼并將譯碼后的命令及相應(yīng)的地址轉(zhuǎn)送給命令模塊。減計數(shù)器和相應(yīng)的控制電路用來產(chǎn)生刷新命令給命令模塊。其值就是由LOAD_REG2 命令寫入到REG2 中的值。當(dāng)計數(shù)器減到0 時,控制接口模塊就向命令模塊發(fā)Request 并一直保持到命令模塊發(fā)Ack 來響應(yīng)該請求。一旦控制接口模塊接收到Ack,減計數(shù)器就會重新寫入REG2 中的值。命令模塊由1 個簡單的仲裁器、命令發(fā)生器及命令時序器組成。它接收從控制接口模塊來的譯碼后的命令,同時接收刷新控制邏輯發(fā)來的刷新請求命令并產(chǎn)生正確的命令給DDR SDRAM。仲裁器在控制接口發(fā)來的命令和刷新控制邏輯發(fā)來的刷新請求命令之間進行仲裁。刷新請求命令的優(yōu)先級高于控制接口來的命令。

在仲裁器收到命令譯碼器發(fā)來的命令后,該命令就傳送到命令發(fā)生器,命令時序器即用3 個移位寄存器產(chǎn)生正確的命令時序后發(fā)給DDR SDRAM。1 個移位寄存器用來控制激活命令時序,1 個用來控制READA 和WRITEA命令,1 個用來計時操作命令的持續(xù)時間,為仲裁器確定最后的請求操作是否完成。數(shù)據(jù)路徑模塊提供了DDR SDRAM 到 的數(shù)據(jù)通道。在和DDR SDRAM 接口的一方,數(shù)據(jù)路徑模塊將從DDR SDRAM 過來的數(shù)據(jù)總線寬度翻倍,并在200MHz 的時鐘頻率接收DDR SDRAM 在100MHz 時鐘的上下沿送出的數(shù)據(jù)。在和 接口的一方,數(shù)據(jù)路徑模塊將從FPGA 送來的數(shù)據(jù)寬度減半并以2 倍的速率送給DDR SDRAM。4 系統(tǒng)實現(xiàn)的功能及結(jié)果分析邏輯分析儀SignalTap II 是Quartus II 軟件中集成的一個內(nèi)部邏輯分析軟件,使用它可以觀察本設(shè)計的內(nèi)部信號波形。在系統(tǒng)的軟件設(shè)計和仿真完成之后,將編譯后的文件下載到系統(tǒng)的硬件中,對DDR SDRAM 的狀態(tài)轉(zhuǎn)移和讀寫流程中各個信號進行了實時的采集與顯示。

如圖8 所示,是讀數(shù)據(jù)時嵌入式邏輯分析儀采集到的波形圖。第9 行到第15行的信號顯示的是讀流程中各狀態(tài)之間的切換過程。讀命令發(fā)出之后,經(jīng)過CAS 潛伏期,DDR SDRAM 突發(fā)傳輸8 個數(shù)據(jù),并產(chǎn)生選通信號DQS??刂破髟谧x到數(shù)據(jù)線DQ 上的數(shù)據(jù)后,將數(shù)據(jù)寬度加倍,傳送到后端緩存中。



關(guān)鍵詞: SDRAM FPGA DDR 控制器

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉