新聞中心

EEPW首頁 > EDA/PCB > 設計應用 > 應用Protel99se設計電子時鐘印制板電路

應用Protel99se設計電子時鐘印制板電路

作者: 時間:2012-11-28 來源:網絡 收藏

針對現代電子產品的發(fā)展趨勢,線路板的功能對于整個電子產品性能的影響越來越明顯。所以設計一個符合工藝要求,滿足產品正常工作性能的線路板非常重要。

本文引用地址:http://2s4d.com/article/189750.htm

本文結合作者多年從事電子專業(yè)課程教學與研究工作的經驗,結合單片機開發(fā)以及線路板設計,將具體闡述應用軟件開發(fā)單片機典型產品線路板的設計重要步驟以及注意事項。

1 應用軟件設計電路原理圖的注意事項以及步驟

原理圖是實現電路功能的最基本的基礎,電路原理圖反映了各電子元器件的電氣連接關系。在電子產品的設計過程中,原理圖的繪制是繪制PCB的基礎。原理圖同時也是工程技術人員進行產品安裝與調試的依據。所以在原理圖的設計和繪制過程中一定要嚴格按照原理圖的繪制步驟以及工藝要求進行。在原理圖的繪制過程中,要嚴格按照自上而下、從左至右,按照信號流向等基本工藝要求進行。按照電路的功能模塊進行元器件的布局,所有的連線要盡量結構化,整體繪圖要求結構完整、美觀易讀。對于較為復雜的產品的原理圖可以采用層次電路的設計思維。這樣電路的結構清晰,符合原理圖設計的基本要求。在原理圖繪制中,考慮到電路的復雜程度,在設計中采用了由單片機控制電路、時間顯示電路、日期以及溫度顯示電路三個子電路構成的總體電路原理圖的方案。在子電路中,為了增強原理圖的可讀性以及連線的方便,大量采用了網絡標號作為電路原理圖中器件的電氣連接方式。設計完成的電路總體原理圖以及子電路之一的時間顯示電路原理圖分別由圖1與圖2所示。

電子時鐘電路總體原理圖

圖1 電子時鐘電路總體原理圖

電子時鐘子電路時間顯示電路

圖2 電子時鐘子電路時間顯示電路

2 對元器件進行合適的封裝定義以及電氣規(guī)則檢查

元件封裝是指元件放置到電子線路板中所表示的外框和焊點位置。不同的元件可以共用同一個元件封裝,同種元件也可以有不同的封裝,一般都是在完成原理圖的繪制后,按照實際的要求對每一個元器件進行合適的封裝的定義。一般來說,軟件中提供的常見的標準封裝庫可以滿足一般產品的設計要求。在現代化的印制板設計開發(fā)企業(yè)中,一般都具有公司內部自建的標準封裝庫。

要求印制板設計人員要能夠熟知常見器件的封裝形式。

對于不確定的封裝,可以采取實際測量及自建封裝的方法加以解決。封裝的形式直接決定了線路板的可安裝性,所以在定義的時候一定要仔細分析、慎重對待。

原理圖設計的最后步驟就是進行電氣規(guī)則檢查。其主要是由軟件自動分析電路原理圖中是否存在同一個網絡有多個網絡名稱;是否有懸空未接的輸入信號;是否存在元器件重名等不符合電氣規(guī)則的錯誤。在此需要強調的就是電氣規(guī)則的檢查不能代替原理圖繪制是否正確的驗證。原理圖的正確性需要繪圖者熟練的繪制技巧以及高度的責任心。


上一頁 1 2 下一頁

關鍵詞: Protel 99 se 電子時鐘

評論


相關推薦

技術專區(qū)

關閉