新聞中心

EEPW首頁 > 模擬技術 > 設計應用 > 基于DSP的視頻采集存儲系統(tǒng)設計

基于DSP的視頻采集存儲系統(tǒng)設計

作者: 時間:2009-03-12 來源:網絡 收藏

3.2 數據處理
視頻解碼器TVP5150通過TMS320DM642的I2C總線設置其內部寄存器等。通過8位的并行數據線將采集到的視頻數據傳到TMS320DM642的video port口。TMS320DM642的片內視頻端口(VP0、VPl、VP2、VP3)可用作視頻捕獲端口、視頻顯示端口、視頻流傳輸端口。每個視頻在捕獲模式或顯示模式時可采用8/10位分辨率的ITU―R BT.656的YUV 4:2:2格式,或者作為一個Y/C 16/20位視頻通道,以YCbCr4:2:2格式的Y和Cb/Cr分離的形式輸入輸出。在系統(tǒng)中VP0口作為視頻捕獲端口,選用8位ITU-R BT656捕獲模式(內嵌式同步信號)。配置好TVP5150后,把的相應采集輸入口也配置成ITU―R BT.656的輸入格式,然后再設置好EDMA通道并使能相關的中斷,里面的EDMA會將視頻口輸入的亮度Y,還有紅差CR、藍差CB的數據自動分開存到TMS320DM642的內部RAM里,從而達到獲取視頻數據流的目的。

4 系統(tǒng)測試
在焊接電路板時先焊接電源部分,待電源部分有穩(wěn)定的電壓輸出后再焊接電路板上的其他部分,進行調試并測試驅動程序。當TMS320DM642與SDRAM、Flash、CPLD焊接完畢后,下載完成CPLD程序,然后將電路板連接仿真器及PC機,上電后啟動CCS(Code Composer Studio)代碼編輯與集成環(huán)境,如果能正常啟動并運行,則表示測試通道已經建立。TMS320DM642工作正常。
通過I2C總線配置視頻解碼器TVP5150的內部寄存器.系統(tǒng)調試中I2C的時序測試如圖3所示。圖3中的曲線分別為時鐘總線和數據總線。當數據總線為低時,從時鐘總線下降沿開始傳輸數據,圖4給出I2C數據傳輸原理,通過比較圖4和圖3,測試結果顯示,時鐘線與數據線傳輸正常,可正確配置各器件內部寄存器。

當系統(tǒng)的核心TMS320DM642工作正常后,即可調試系統(tǒng)各個外設模塊的調試。視頻輸入模塊是本系統(tǒng)的主要功能,一旦I2C工作正常,通過下載相關視頻程序到板子中,通過CCS使用View一>Graph一>Image操作顯示圖像。從而驗證視頻輸入模塊及相關器件的工作情況。圖5則驗證系統(tǒng)工作正常。

5 結語
采用TMS320DM642處理器設計的切實可行的系統(tǒng),測試效果良好,性能穩(wěn)定,達到預期設計目標。多功能頻視處理系統(tǒng)具有廣闊的應用前景,可廣泛應用于智能安防,機器人工業(yè)檢測和其他需要嵌入式圖像信息處理的自動化領域。


上一頁 1 2 下一頁

評論


相關推薦

技術專區(qū)

關閉