新聞中心

EEPW首頁(yè) > 模擬技術(shù) > 設(shè)計(jì)應(yīng)用 > 基于GB3442-82的集成運(yùn)放參數(shù)測(cè)試儀設(shè)計(jì)

基于GB3442-82的集成運(yùn)放參數(shù)測(cè)試儀設(shè)計(jì)

作者: 時(shí)間:2009-09-01 來(lái)源:網(wǎng)絡(luò) 收藏

1 引言
以其價(jià)格低廉、性能優(yōu)越等特點(diǎn)在個(gè)人數(shù)據(jù)助理、通信、汽車(chē)電子、音響產(chǎn)品、儀器儀表、傳感器等領(lǐng)域得到廣泛應(yīng)用。隨著數(shù)字技術(shù)的不斷進(jìn)步和集成電路市場(chǎng)的發(fā)展.兼有模擬和數(shù)字集成電路的SOC或混合集成電路將越來(lái)越受重視。與此同時(shí),參數(shù)的測(cè)定也將對(duì)研發(fā)人員和技術(shù)儀器提出更高的要求,傳統(tǒng)的運(yùn)放測(cè)試儀校準(zhǔn)方案已不能滿(mǎn)足市場(chǎng)特別是國(guó)防軍工的要求.運(yùn)放測(cè)試儀的校準(zhǔn)面臨嚴(yán)峻挑戰(zhàn)。因此,提高運(yùn)放測(cè)試儀的測(cè)試精度,保證運(yùn)放器件的準(zhǔn)確性是目前應(yīng)解決的關(guān)鍵問(wèn)題。

本文引用地址:http://2s4d.com/article/188690.htm

2 系統(tǒng)方案論證
2.1 信號(hào)發(fā)生器方案論證
考慮到單片函數(shù)發(fā)生器的外接電阻電容對(duì)參數(shù)影響很大,因而產(chǎn)生的頻率穩(wěn)定度較差、精度低、抗干擾能力低,且不易控制;而采用數(shù)字鎖相環(huán)頻率合成技術(shù),由于鎖相環(huán)本身是一個(gè)惰性環(huán)節(jié),鎖定時(shí)間長(zhǎng),所以頻率轉(zhuǎn)換時(shí)間也會(huì)增加,同時(shí)頻率受VCO可變頻率范圍的影響,頻帶不能做得很寬。這里采用直接數(shù)字頻率合成技術(shù)(Direct Digital Frequency Synthesis,簡(jiǎn)稱(chēng)DDFS或DDS)。DDS以Nyquist時(shí)域采樣定理為基礎(chǔ),在時(shí)域中進(jìn)行頻率合成,圖1為其基本原理框圖。DDS基于相位累加合成技術(shù),在數(shù)字域中實(shí)現(xiàn)頻率合成,可輸出高精度的頻率信號(hào),頻率范圍大、精度高、控制性能好且易實(shí)現(xiàn)。DDS專(zhuān)用集成器件基于DDS原理,具有轉(zhuǎn)換速度快、分辨率高、頻帶寬等特點(diǎn),可輸出穩(wěn)定的高頻信號(hào),但不適合產(chǎn)生低頻信號(hào)。因此系統(tǒng)中5Hz低頻信號(hào)由FPGA內(nèi)部的DDS提供。

2.2 測(cè)量控制電路方案論證
為在同一電路中實(shí)現(xiàn)不同參數(shù)的分步測(cè)量及自動(dòng)量程轉(zhuǎn)換,需設(shè)計(jì)通斷控制電路。因此,這里采用模擬開(kāi)關(guān)。因存在導(dǎo)通電阻,在選通時(shí)該電阻加于電路,會(huì)帶來(lái)測(cè)量誤差;繼電器導(dǎo)通電阻較小,但相對(duì)于模擬開(kāi)關(guān)規(guī)模大、電路分布參數(shù),容易引起閉環(huán)測(cè)試電路的寄生振蕩;考慮到精度,系統(tǒng)選用繼電器控制不同參數(shù)測(cè)試電路的自動(dòng)轉(zhuǎn)換,通過(guò)添加補(bǔ)償電容來(lái)避免振蕩,為避免輸出波形失真,系統(tǒng)還采用三極管共發(fā)射極電路對(duì)繼電器進(jìn)行控制。2.3幅值檢測(cè)方案論證方案1:數(shù)字方法。由A/D轉(zhuǎn)換器采樣后將數(shù)據(jù)送入FPGA進(jìn)行峰值檢測(cè)或有效值檢測(cè),該方式可提高精度和穩(wěn)定度,且避免了模擬器件不穩(wěn)定或漂移等因素的影響,但受 A/D轉(zhuǎn)換器采樣速率的限制,所處理的信號(hào)頻率達(dá)不到很高。方案2:模擬方法。包括峰值檢波和有效值檢波。前者通過(guò)控制電容充放電速度實(shí)現(xiàn),后者基于交流信號(hào)有效值定義式,采用模擬電路實(shí)現(xiàn),典型有效值檢測(cè)器件如AD637。系統(tǒng)在測(cè)量AVD、KCMR時(shí),輸出信號(hào)的交流分量頻率為5 Hz,故采用方案1;測(cè)量增益帶寬積BWG時(shí),輸出頻率范圍為40 kHz~4 MHz,故采用方案2。
根據(jù)以上方案論證,系統(tǒng)總體框圖如罔2所示。系統(tǒng)主要由信號(hào)發(fā)生、參數(shù)測(cè)試、測(cè)試電路控制和人機(jī)交互等模塊組成,單片機(jī)和FPGA共同控制模塊。5 Hz信號(hào)由FPGA內(nèi)部DDS產(chǎn)生,掃頻信號(hào)由AD9851產(chǎn)生;測(cè)量電路的輸出結(jié)果經(jīng)后級(jí)濾波、放大處理后由A/D轉(zhuǎn)換器采樣送至FPGA進(jìn)行運(yùn)算;單片機(jī)和FPGA通過(guò)繼電器選擇以測(cè)量電路和測(cè)量量程;FPGA提供鍵盤(pán)和顯示器以實(shí)現(xiàn)人機(jī)交互;測(cè)量結(jié)果存儲(chǔ)在RAM中,并能通過(guò)微型打印機(jī)打印出來(lái)。

3 理論分析與主要電路設(shè)計(jì)
3.1 信號(hào)源的實(shí)現(xiàn)
5 Hz信號(hào)產(chǎn)生的參考頻率為fCLK=1 MHz,相位累加器的位數(shù)是32,頻率控制字為21 475,其輸出頻率則為(106/232)×21475≈5.000 038 1 Hz,而相對(duì)誤差的絕對(duì)值為(5.000 038 1-5)/5×100%≈0.000 762%。5 Hz信號(hào)對(duì)D/A轉(zhuǎn)換速率要求不高,為提高精度,系統(tǒng)選用12位D/A轉(zhuǎn)換器件MX7541。


上一頁(yè) 1 2 3 下一頁(yè)

關(guān)鍵詞: 3442 GB 82 集成運(yùn)放

評(píng)論


相關(guān)推薦

技術(shù)專(zhuān)區(qū)

關(guān)閉