基于壓控振蕩器(VCO)的高性能鎖相環(huán)(PLL)設計
簡介
“鎖相環(huán)”(PLL)是現(xiàn)代通信系統(tǒng)的基本構建模塊。PLL通常用在無線電接收機或發(fā)射機中,主要提供“本振”(LO)功能;也可用于時鐘信號分配和降噪,而且越來越多地用作高采樣速率模數(shù)(A/D)轉換的時鐘源。
隨著集成電路加工中功能器件的尺寸縮小,器件電源電壓也呈下降趨勢,包括PLL和其它混合信號功能所用的電源。然而,PLL的關鍵元件——“壓控振蕩器”(VCO)的實用技術要求并未隨之大幅降低。許多高性能VCO設計仍然采用分立電路來實施,可能要求高達30 V的電源電壓。這就給當今的PLL或RF系統(tǒng)設計師提出了挑戰(zhàn):低壓PLL IC如何與高壓VCO實現(xiàn)接口。電平轉換接口通常利用有源濾波電路來實施,這將在下文討論。本文將分析說明PLL的基本原理,考察采用高壓VCO的PLL設計的當前技術水平,討論典型架構的利弊,并介紹高壓VCO的一些替代方案。
PLL基本原理
鎖相環(huán)(圖1)是一個反饋系統(tǒng),其中相位比較器或鑒相器驅動反饋環(huán)路中的VCO,使振蕩器頻率(或相位)精確跟蹤所施加的參考頻率。通常需要用濾波電路,對正/負誤差信號求積分并使之平坦,以及提高環(huán)路穩(wěn)定性。反饋路徑中常包含分頻器,使輸出頻率(VCO的范圍內)為參考頻率的倍數(shù)。分頻器的頻率倍數(shù)N可以是整數(shù),也可以是小數(shù),PLL相應地稱為“整數(shù)N分頻PLL”或“小數(shù)N分頻PLL”。
圖1. 基本鎖相環(huán)
PLL是負反饋控制環(huán)路,因此達到均衡時,頻率誤差信號必須為零,以便在VCO輸出端產生精確且穩(wěn)定的頻率N × FREF。
PLL有多種實施方法,根據所需頻率范圍、噪聲和雜散性能以及物理尺寸,可以采用全數(shù)字式、全模擬式或混合電路。目前,高頻(或RF)PLL的常用架構既含有全數(shù)字式模塊,如反饋分頻器和鑒相器等,也含有高精度模擬電路,如電荷泵和VCO等。混合信號PLL的主要特點包括:
- 參考頻率:穩(wěn)定、精確的基準頻率,RF輸出將鎖相于該頻率;通常源于晶振或溫度控制晶體振蕩器(TCXO)。
- 鑒頻鑒相器(PFD):從參考信號和反饋信號中產生相位誤差信號。
- 電荷泵:將誤差信號轉換為與相位誤差成比例的正/負電流脈沖串。
- 環(huán)路濾波器:對來自電荷泵的電流脈沖求積分,向VCO調諧端口提供干凈的電壓。
- VCO:根據調諧端口上的電壓(Vtune),輸出一個頻率。VCO具有增益KV,用MHz/V表示。VCO輸出頻率與輸入控制電壓的基本關系表達式為fo = fc + Kv (Vtune),其中fc為VCO偏移頻率。
- N分頻器:將輸出頻率倍除為PFD或參考頻率??梢院唵蔚夭捎谜麛?shù)倍除,也可以采用小數(shù)倍除(小數(shù)N分頻器),采用后者的越來越多。小數(shù)分頻器的實施很簡單,只需切換整數(shù)分頻器的除數(shù)便可獲得小數(shù)平均值(例如,要獲得平均值4.25,可以計數(shù)到4三次并計數(shù)到5一次;這樣就計數(shù)了17個脈沖,并生成了4個脈沖,因此頻率比為17/4 = 4.25)。實踐中,借助高分辨率噪聲整形轉換器所用的技術可以實現(xiàn)更好的效果。因此,小數(shù)方法通常采用Σ-Δ結構實施,它具有雜散頻率少的優(yōu)勢。
圖2顯示了當前器件的高度集成電路示例,這是集成VCO的小數(shù)N分頻PLL IC ADF4350寬帶頻率合成器的框圖,其輸出頻率范圍為137.5 MHz至4400 MHz。(集成VCO的寬帶寬PLL部分簡要描述了其功能。)
圖2. ADF4350 PLL頻率合成器框圖
濾波器相關文章:濾波器原理
濾波器相關文章:濾波器原理
電源濾波器相關文章:電源濾波器原理
分頻器相關文章:分頻器原理 電荷放大器相關文章:電荷放大器原理 lc振蕩電路相關文章:lc振蕩電路原理 鑒相器相關文章:鑒相器原理 晶振相關文章:晶振原理 絕對值編碼器相關文章:絕對值編碼器原理 數(shù)字濾波器相關文章:數(shù)字濾波器原理 鎖相環(huán)相關文章:鎖相環(huán)原理 鎖相放大器相關文章:鎖相放大器原理
評論