新聞中心

EEPW首頁 > 模擬技術(shù) > 設(shè)計應(yīng)用 > 如何設(shè)計一款低成本HART發(fā)送器

如何設(shè)計一款低成本HART發(fā)送器

作者: 時間:2012-12-20 來源:網(wǎng)絡(luò) 收藏

利用可尋址遠程傳感器數(shù)據(jù)通路 () 協(xié)議,過程測量與控制器件可通過傳統(tǒng)4-20mA電流環(huán)路實現(xiàn)通信。這種協(xié)議使用1200 Hz和2200 Hz頻率的移頻鍵控 (FSK)。此處,一個 1200Hz 周期代表一個邏輯 1,而兩個 2200Hz 周期代表邏輯 0。由于 FSK 波形的平均值始終為 0,因此模擬 4-20mA 信號不受影響。

本文引用地址:http://2s4d.com/article/185512.htm

理想情況下,F(xiàn)SK 信號由疊加在 DC 測量信號上的兩個頻率正弦波組成。但是,相連續(xù) FSK 正弦波的生成是一種十分復(fù)雜的過程。因此,為了簡化 信號波形的生成過程, 規(guī)范的物理層對參數(shù)極限值進行了定義,標(biāo)準(zhǔn)化波形的振幅、形態(tài)和轉(zhuǎn)換速率均不得超出這些參數(shù)極限值。在這種情況下,一種梯形波形非常適合于這種應(yīng)用,圖 1 顯示了其各個極限值。

圖 1 梯形HART電流波形的最小與最大值.jpg

圖 1 梯形HART電流波形的最小與最大值

圖 2 所示 HART 提供了一種簡單且低成本的解決方案,其產(chǎn)生一個梯形 HART 波形,并將它疊加在一個可變 DC 電平上,最終把產(chǎn)生的輸出電壓轉(zhuǎn)換為電流環(huán)路。

圖 2 低成本 HART 發(fā)送器.jpg

圖 2 低成本 HART

HART FSK 信號(常常由本地微控制器單元 [MCU] 生成),被應(yīng)用于首個NAND 柵極 (G1) 的輸入端。MCU 的通用 I/O 端口的第二個輸出,起到一個有效高態(tài)“激活”(ENABLE)信號的作用。G1 控制兩個遠端 NAND 柵極(G2和G3),其輸出通過高阻抗分壓器 R1 和 R2 連接到一起。

由 R4 和 R5 組成的第二個分壓器,將 5V 電源分為一個 VREF = VCC/2 的基準(zhǔn)電壓,即 2.5V。只要“激活”為低電平,G2 的輸出便為低態(tài),而 G3 輸出為高態(tài)。由于高阻抗負載,NAND 輸出擁有軌到軌功能;R1=R2 時,A1 非反向輸入 VIN 的輸入電壓也為 2.5V。

當(dāng)“激活”為高態(tài)時,G2 和 G3 輸出相互換相,從而在 VIN 下形成一個小方波,其圍繞 VREF 對稱擺動。VIN 的峰值到峰值振幅為:

g11.jpg

VS 為正 5V 電源,而 R1|| R2 為 R1 和 R2 的并聯(lián)組合。

把圖 2 的電阻值插入方程式得到 VIN(PP)=200Mv 的輸入電壓擺動,其讓VIN擺動位于2.4V和2.6V之間。當(dāng) VIN 升至 2.6V 時,A1 的輸出立即達到正飽和狀態(tài),并通過 R6 和 R7 對 C3 充電。C3 (VHART) 的實際 HART 電壓線性上升,直到達到 2.6V 為止。這時,放大器 A1 迅速退出飽和狀態(tài),并起到一個電壓跟隨器的作用,從而將 VHART 保持在 2.6V。當(dāng) VIN 下降至 2.4V 時,A1輸出進入負飽和狀態(tài),并通過 R6 和 R7 對 C3 放電。之后,VHART 線性下降,直到其達到 2.4V 為止。這時,A1 退出飽和狀態(tài),并再次起到一個電壓跟隨器的作用,將 VHART 保持在 2.4V。

由此產(chǎn)生的梯形波形在振幅方面與 VIN 相等,并且圍繞 VREF 做對稱擺動。它的轉(zhuǎn)換速率計算方法如下:

g10.jpg

其中,VSAT 為 A1 的正或負輸出飽和電壓。

由于 VHART 的 AC 電流比VSAT 小,因此 VHART 可以由其靜態(tài)電平 VREF 得到近似值。另外,A1 軌到軌輸出能力結(jié)合 R6 負載高阻抗,可得到 5V 和 0V 的輸出飽和電平。假設(shè) R7 遠小于 R6,則前面表達式可簡化為:

g9.jpg

如果我們把圖 2 的 R6 和 C3 組件值插入方程式,則梯形波形的轉(zhuǎn)換速率結(jié)果為 ±1.25 V/ms。

把 VHART (200Mv) 的峰值到峰值振幅調(diào)節(jié)為 1mA HART 峰值到峰值電流信號,讓 1.25V/ms 電壓轉(zhuǎn)換速率相當(dāng)于 HART 電流信號中 6.25 mA/ms 的電流轉(zhuǎn)換速率,從而完全位于圖 1 所示極限值范圍以內(nèi)。

要求使用 R7 來將 A1 輸出隔離于大電容負載 C3,目的是維持閉環(huán)穩(wěn)定性。具體要求值取決于 A1 的單位增益帶寬 fT 以及 R6 和 C3 的值。R7 的有效近似值計算方法如下:

g8.jpg

A1 必須具有相當(dāng)寬的頻率響應(yīng),并且其轉(zhuǎn)換速率要明顯快于HART梯形波形。OPA2374 是 TI 一種低成本的雙運算放大器,其擁有 5 V/µs 的高轉(zhuǎn)換速率和fT = 6.5 MHz 的單位增益帶寬。另外,放大器輸出具有軌到軌驅(qū)動能力,其典型靜態(tài)電流為每個放大器 585 µA。

第二個放大器 A2 把 HART 信號疊加于可變 DC 電壓 VDC 上。A2 輸出電壓VOUT 變?yōu)椋?/p>

g7.jpg

使 R8 到 R11 值相等,可將上面方程式簡化為:

g6.jpg

由于 VHART 由一個 200Mv 梯形波形(圍繞 VREF 對稱擺動)組成,因此 A2輸出僅包含疊加在可變 DC 電平上的小HART波形。將VOUT送入TI的XTR115電壓到電流轉(zhuǎn)換器,可使每個 200mV VDC 相當(dāng)于 1Ma 電流。因此,把 VDC從 0.8V 變?yōu)? 4.0V,相當(dāng)于一個 4-20Ma 電流范圍。

電阻器 R8 到 R11 值應(yīng)足夠大,以最小化對 C3 充電電流的負載影響,但是又不能太大,以免 A2 輸入偏差電流引起誤差。適當(dāng)?shù)碾娮柚悼蓪?VREF 從 VOUT 完全消除,這樣 VOUT = VDC ± 100 mV。因此,R4 和 R5 取值不當(dāng),或者電壓電源存在差異,都不會對 VOUT 的 DC 電流產(chǎn)生太大影響。


上一頁 1 2 下一頁

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉