新聞中心

EEPW首頁 > 電源與新能源 > 設計應用 > RS-485自收發(fā)電路的參考設計

RS-485自收發(fā)電路的參考設計

作者: 時間:2011-01-12 來源:網(wǎng)絡 收藏

  

  信號自收發(fā)電路

  信號自收發(fā)電路我們采用74HC14芯片,利用它的施密特波形翻轉性能來控制RE、DE引腳,以實現(xiàn)信號的自收發(fā)。其電路連接如下圖:

  

  如圖所示,MCU的發(fā)送信號經(jīng)過施密特觸發(fā)器反向后輸給DE和RE腳,發(fā)送數(shù)據(jù)引腳TxD接地。

  當有高電平信號發(fā)送時,經(jīng)反向變?yōu)榈碗娖叫盘枺珼E/RE引腳輸入為低電平,使發(fā)送驅動器禁止,總線為高阻狀態(tài),此時由A、B總線上的上拉電阻產(chǎn)生高電平輸出。

  當有低電平信號發(fā)送時,經(jīng)反向變?yōu)楦唠娖叫盘?,DE/RE引腳輸入為高電平,使發(fā)送驅動器工作,由于TxD引腳端接地,為低電平,這樣就將低電平發(fā)送至總線。

  本參考設計僅為實現(xiàn)RS-485接口的自收發(fā)功能,在實際應用中,應根據(jù)使用情況作出相應的修改。此收發(fā)電路也有不足之處,當在連續(xù)發(fā)送高電平時,ADM2483的DE/RE引腳處于接收狀態(tài),所以,此時的發(fā)送端和接收端都處于接收狀態(tài),這時的總線是空閑狀態(tài),是允許各節(jié)點發(fā)送數(shù)據(jù)的,因此一般在主從式的網(wǎng)絡結構中采用此方法。

  在網(wǎng)絡上也有不同的幾種實現(xiàn)RS-485自收發(fā)的方案,分別有以下幾種:

  利用三極管反向原理實現(xiàn)

  電路如下圖:

  



關鍵詞: 收發(fā)器

評論


相關推薦

技術專區(qū)

關閉