數(shù)字電源轉(zhuǎn)換的方案設(shè)計
總控制環(huán)路延遲是ADC采樣與轉(zhuǎn)換時間(500ns)、PID計算時間(1μs)、PWM輸出延遲(0)、晶體管切換時間(50ns)和PID執(zhí)行速度時期(2μs)之和。這個例子中的總環(huán)路延遲是3.65μs,這意味著最大有效控制環(huán)路的采樣率為274 kHz。雖然尼奎斯特定理需要2倍的采樣率來重建一個信號,數(shù)字控制環(huán)路仍必須以6倍至10倍采樣率進行采樣。這樣做的原因是只使用2倍的采樣率,相位滯后將180度。利用2倍采樣率,我們已經(jīng)用完了180度的相位滯后“預(yù)算”,而沒有考慮系統(tǒng)中任何其他的延遲。一個采用8倍采樣率的系統(tǒng)單在采樣過程引入45度的相位滯后,這是一個好得多的采樣率。為了有足夠的相位容限,許多數(shù)字控制系統(tǒng)對模擬信號進行了10倍或更高的過采樣。假定最高有效采樣率為274 kHz,有效控制帶寬是其八分之一,也就是大約34 kHz。
3 SMPS設(shè)計中PWM的重要性
不同的電源規(guī)范推動著對不同電源拓撲結(jié)構(gòu)的需求,這些不同的拓撲結(jié)構(gòu)需要不同的PWM模式,其中每一種都支持多種SMPS設(shè)計,包括標準、互補、推挽、多相位、可變相位、電流復(fù)位和電流限制PWM模式。最基本的PWM模式是標準的邊沿對齊式PWM,其中的導(dǎo)通與關(guān)斷時間之比控制著電源電流。每對輸出中只有一個PWM輸出被用于這些異步降壓式、升壓式和反激式轉(zhuǎn)換器電路。同步降壓式轉(zhuǎn)換器采用互補PWM模式,其中的互補輸出控制一個由MOSFET實現(xiàn)的 “同步開關(guān)”整流器,而不是通常的整流器?;パaPWM模式還可以用于采用同步整流來改善系統(tǒng)效率的其他電路。
推挽式轉(zhuǎn)換器通常用于DC/DC轉(zhuǎn)換器和AC/DC電源。“多相PWM”術(shù)語描述的是多PWM輸出而不是邊沿對齊的。多相轉(zhuǎn)換器電路經(jīng)常用于必須提供大電流、負載變化可能非常迅速的應(yīng)用的DC/DC轉(zhuǎn)換器。由于PC電源的廣泛使用,相位變換PWM模式正變得越來越常見。Microchip的dsPIC DSC SMPS系列可以支持當(dāng)前廣泛用于電源行業(yè)的所有已知的PWM模式。
4 理解PWM分辨率
電源設(shè)計人員和客戶必須正確地理解“PWM分辨率”這個術(shù)語。PWM分辨率并不表示某個計數(shù)器有多寬,而是表示在PWM循環(huán)時期內(nèi)可以發(fā)生多少次計數(shù)(盡可能最小的PWM時間片)。在電源行業(yè),PWM分辨率表示的是PWM占空比內(nèi)的最小時間增量。這個分辨率經(jīng)常以ns表示。如果一個PWM模塊沒有足夠的分辨率,控制系統(tǒng)(硬件或軟件)就會使PWM輸出發(fā)生抖動,以實現(xiàn)期望的平均值輸出。在電源應(yīng)用中,PWM抖動可以引起紋波電流的問題,并使控制進入所謂“極限循環(huán)期(Limit Cycling)”的不良運行模式。
例如,假設(shè)控制環(huán)路的輸出需要3.25的值,而PWM可以輸出的值是3和4。在這種情況下,PWM在33343334值之間抖動。這可以容易地看到--許多DSC都采用運行于40至150 MHz范圍之間的PWM計數(shù)器,可以產(chǎn)生6至25ns的PWM分辨率。SMPS dsPIC DSC系列具有1ns的占空比分辨率。在一個控制環(huán)路中,在PWM輸出一個新的占空比值之前,來自電壓和電流測量的采集時間被稱為“延遲”。當(dāng)延遲下降時,控制環(huán)路變得更穩(wěn)定和更具有響應(yīng)能力。一些DSC配備了PWM模塊,只在PWM周期到周期的基礎(chǔ)上接收新的占空比數(shù)據(jù)。在PWM模塊接收數(shù)據(jù)之前,軟件計算新的占空比值的時間滯后會增加控制環(huán)路延遲,并使其穩(wěn)定性下降。因此,最好采用有PWM模塊的DSC,以便及時接收和處理新的占空比數(shù)據(jù)。
5 SMPS ADC的需求
您可以將您的模擬知識運用于采用DSC的智能電源設(shè)計。片上ADC可以為控制環(huán)路提供系統(tǒng)狀態(tài)(反饋)。傳統(tǒng)的ADC是基于ADC值以“組”的方式進行采集和處理的假設(shè)而設(shè)計的。音頻處理和工業(yè)控制系統(tǒng)的ADC通常都是以這種方式發(fā)揮作用。組采樣可使處理器工作量達到組中的峰值,這將增加控制環(huán)路的延遲。
在SMPS電路中,通常不存在要被采樣和轉(zhuǎn)換的模擬信號,或者這樣的信號不會在任何時候都那么明顯。這樣的信號可能在PWM周期的某一刻才比較明顯。因此,由于不精確的采樣定時,標準的ADC模塊可能錯過希望得到的數(shù)據(jù)。
圖3給出了一個用于監(jiān)測電流的電流檢測電阻器的實例電路。在這個電路中,只有當(dāng)晶體管導(dǎo)通時,才能檢測到電流。典型的ADC模塊不能精確地使采樣保持電路在適當(dāng)?shù)臅r間進行一次采樣。如果應(yīng)用需要多個電路進行檢測,那么這個ADC就不理想。SMPS dsPIC DSC的片上ADC模塊可提供獨立的采樣保持電路,可以進行彼此獨立的采樣。因此,它可以在準確的時刻監(jiān)控電壓或電流,有助于實現(xiàn)事件瞬時(event transitory)信號的采樣,并降低系統(tǒng)成本。此外,SMPS dsPIC器件的片上ADC可以進行異步采樣,有助于支持PFC(70 kHz)和DC/DC(250 kHz)等不同頻率的多控制環(huán)路運行。
6 模擬比較器改進數(shù)字SMPS設(shè)計
因為ADC不能繼續(xù)不斷地監(jiān)控信號,所以只能以高達每秒兆次采樣(MSPS)的量級進行采樣。一些DSC具有模擬比較器,可以解放處理器和ADC以完成其他重要的任務(wù)。例如,模擬比較器可以利用與傳統(tǒng)線性電源控制器直接控制PWM占空比類似的方式進行電流控制。模擬比較器還能夠提供對過壓或過流狀況的獨立監(jiān)測。Microchip的SMPS dsPIC DSC的參考DAC和模擬比較器可以實現(xiàn)從電流測量到PWM更新的大約25ns的延遲。通常,從檢測到模擬電壓,直到由比較器對PWM輸出進行修改,大約需要25ns的時間。與其他必須使用“輪詢”技術(shù)的ADC以及利用處理器修改PWM輸出來響應(yīng)變化條件的其他DSC相比,這個響應(yīng)時間是非常迅速的。事實上,這正是DSC實現(xiàn)逐周期電流限制的方法,屬于電流模式控制。由于連接模擬比較器的參考DAC也是16位的,PWM分辨率也是相同的,因此同樣的控制分辨率對電壓和電流模式都是有效的。
評論