新聞中心

EEPW首頁(yè) > 嵌入式系統(tǒng) > 設(shè)計(jì)應(yīng)用 > 單片機(jī)系統(tǒng)多串行口設(shè)計(jì)技術(shù)

單片機(jī)系統(tǒng)多串行口設(shè)計(jì)技術(shù)

作者: 時(shí)間:2012-04-27 來(lái)源:網(wǎng)絡(luò) 收藏

1 引言

本文引用地址:http://2s4d.com/article/171558.htm

在以為核心的測(cè)控中.微控制器往往需要兩個(gè)或兩個(gè)以上的口與其他主機(jī)或外設(shè)進(jìn)行通訊,如何使具備多個(gè)接口,是一個(gè)具有普遍性的問(wèn)題。尤其在航空航天領(lǐng)域,由于GPS、大氣數(shù)據(jù)、數(shù)字羅盤(pán)、無(wú)線電高度表、甚至陀螺等航空電子設(shè)備普遍采用通訊方式,單片計(jì)算機(jī)系統(tǒng)就更需要有多個(gè)串行口以滿(mǎn)足與外界信息交換的需要。

2 常用的多串行口方法

①選用多串行口

直接選用多串行口作為系統(tǒng)的CPU,顯然是最直接有效的方法?,F(xiàn)在有許多新型CPU配備兩個(gè)或兩個(gè)以上串行口,如W77E58、DS80C320、MSP430F149、C8051F020單片機(jī)和數(shù)字信號(hào)處理器TMS320C30有兩個(gè)串行口,而cygnal的C8051F系列單片機(jī)有4-5個(gè)全雙工的異步串行口。

②用CPU的I/O模擬串行口

當(dāng)串行口的波特率設(shè)為9600波特時(shí),傳送一個(gè)bit需要100us左右,對(duì)于一般的單片機(jī)而言,軟件定時(shí)器完全有能力按異步串行通訊協(xié)議模擬出串行口的時(shí)序。所以,用CPU的兩個(gè)I/O口和一個(gè)軟件定時(shí)器,就可以純粹用軟件模擬出一個(gè)串行口來(lái)。文獻(xiàn)介紹了一種具體的實(shí)現(xiàn)方法,發(fā)送時(shí),只需按時(shí)序一位一位輸出數(shù)據(jù)即可,接收時(shí),首先利用外部中斷檢測(cè)到I/O接收口上的起始電平,然后利用定時(shí)器按半個(gè)bit的時(shí)間長(zhǎng)度延時(shí)接收第一個(gè)bit的數(shù)據(jù),再按一個(gè)bit的時(shí)間長(zhǎng)度延時(shí)依此讀取其他位的信號(hào)。

③基于高速輸入輸出的軟件串行口

80C196系列單片機(jī)配備了高速輸入HSI和高速輸出HSO接口.可以利用HSI和HSO來(lái)模擬串行口。數(shù)據(jù)的輸出利用HSO,只要在HSO的定時(shí)器里寫(xiě)入與波特率對(duì)應(yīng)的延遲時(shí)間,HSO每中斷一次,輸出一個(gè)數(shù)據(jù)位,直到停止位輸出完畢。接收時(shí),利用HSI自身的信號(hào)跳變檢測(cè)功能檢測(cè)起始位,并產(chǎn)生中斷通知CPU開(kāi)始接收數(shù)據(jù),后續(xù)的數(shù)據(jù)位由軟件定時(shí)器按波特率定時(shí)讀取。文獻(xiàn)詳細(xì)介紹了實(shí)現(xiàn)方法,并給出了完整的程序代碼;本方法在80C196MC/MD單片機(jī)中。則表現(xiàn)為事件處理陣列EPA和外設(shè)事物服務(wù)器PTS的應(yīng)用,其優(yōu)點(diǎn)是EPA的每個(gè)模塊與CPU的指定引腳對(duì)應(yīng),減少了軟件開(kāi)銷(xiāo)和程序的復(fù)雜度。

④16C550系列可編程通訊控制器

利用并行口擴(kuò)展串行口的接口芯片種類(lèi)較多,其中16C550系列通訊控制器普遍應(yīng)用于計(jì)算機(jī)控制系統(tǒng)和通訊設(shè)備,以實(shí)現(xiàn)CPU與串行口和MODEM的通訊。16C550配備一個(gè)串行口,16C552配備兩個(gè)串行口,而16C554配備四個(gè)串行口。16C550系列器件的實(shí)質(zhì)是實(shí)現(xiàn)串行口與CPU并行口的轉(zhuǎn)換,其自身有較強(qiáng)的數(shù)字邏輯功能。16C550系列器件的串行口工作方式均可編程,有的還帶有開(kāi)關(guān)量輸入輸出接口,可以作為CPU的開(kāi)關(guān)量擴(kuò)展接口用。

⑤用分立器件將并行口轉(zhuǎn)換為串行口

文獻(xiàn)提供了一種利用555定時(shí)器、D觸發(fā)器和移位寄存器等分立元件實(shí)現(xiàn)串、并口互相轉(zhuǎn)換的電路。該電路用定時(shí)器產(chǎn)生與波特率一直的同步時(shí)鐘信號(hào),把接收到的數(shù)據(jù)移位寄存到并口供CPU讀取,或把并行口的數(shù)據(jù)移位發(fā)出,其實(shí)質(zhì)是用若干個(gè)分立元件模擬16C550的功能。

⑥串行口擴(kuò)展芯片

現(xiàn)在有一種專(zhuān)門(mén)的SP系列串行口擴(kuò)展芯片,可以將一路高速的全雙工串行口擴(kuò)展為多路的低速全雙工串行口,串口的波特率通過(guò)晶振統(tǒng)一確定。如SP2328和SP2338可以將一路母串口擴(kuò)展為三路子串口,SP2538可以將一路母串口擴(kuò)展為五路子串口。該系列芯片有輸入地址線和輸出地址線,在通過(guò)母串口向子串口發(fā)送數(shù)據(jù)時(shí)要給輸出地址線上加選擇電平,確定從哪一路子串口輸出,在通過(guò)母串口從子串口讀取數(shù)據(jù)時(shí)要檢測(cè)輸入地址線的電平,以確定是哪一路子串口的信號(hào)。該系列芯片應(yīng)該是采用分時(shí)機(jī)制,通過(guò)內(nèi)部的邏輯電路將一路數(shù)據(jù)分解為多路或?qū)⒍嗦窋?shù)據(jù)合成為一路。如SP2328母串口的波特率是子串口波特率的四倍,SP2538母串口的波特率是子串口波特率的六倍。

⑦用多路復(fù)用器擴(kuò)展串行口

文獻(xiàn)提供了一種利用多路復(fù)用器MAX353將一路串行口擴(kuò)展為兩路的方法。在發(fā)送信號(hào)的時(shí)候,CPU先給出MAX353的端口選擇地址,串行信號(hào)經(jīng)多路復(fù)用器的切換,從指定通道發(fā)送出去。在接受信號(hào)的時(shí)候,將多路復(fù)用器默認(rèn)為第一通道,第二路串行口的RXD2同時(shí)接到(2PU的外部中斷引腳上。如果第一通道有數(shù)據(jù),則直接接收。如果第二通道有數(shù)據(jù).RXD2的起始位將產(chǎn)生一個(gè)外部中斷,CPU進(jìn)入中斷響應(yīng)程序,將復(fù)用器切換到第二通道,接受RXD2的數(shù)據(jù)。一個(gè)字節(jié)接收完畢后,將復(fù)用器切換回第一通道。

文獻(xiàn)的方法占用了一個(gè)外部中斷,且只能將一路串口擴(kuò)展為兩路?;谕瑯拥乃悸罚梢岳盟倪x一多路復(fù)用器將一路串行口擴(kuò)展為兩路以上。發(fā)送

數(shù)據(jù)的操作過(guò)程同上。為了實(shí)現(xiàn)數(shù)據(jù)的接收,需要用可編程邏輯器件或鎖存器及編碼器一個(gè)通道選擇電路,哪一路先有起始位,將多路復(fù)用器選通到哪一路。CPU根據(jù)通道選擇電路的輸出確定所收數(shù)據(jù)的通道編號(hào)。

⑧運(yùn)用FPGA/CPLD設(shè)計(jì)串行口

FPGA/CPLD具有強(qiáng)大的電路模擬功能。利用FPGA/CPLD可以設(shè)計(jì)并行口轉(zhuǎn)串行口的時(shí)序邏輯電路,該電路一般由四部分組成:總線接口與控制邏輯部分、波特率發(fā)生部分、移位輸出與鎖存部分、移位輸入與鎖存部分。該電路波特率可以調(diào)節(jié),有片選線和讀寫(xiě)線。CPU通過(guò)并行口對(duì)電路進(jìn)行訪問(wèn)。從實(shí)質(zhì)上說(shuō),該電路模擬了可編程控制器16C550的串行接口功能。事實(shí)上,FPGA/CPLD有很大的靈活性。可根據(jù)實(shí)際需要和系統(tǒng)資源對(duì)電路進(jìn)行適當(dāng)裁剪,也可把多路復(fù)用或時(shí)分復(fù)用運(yùn)用于串行口的模擬。

3 多串行口設(shè)計(jì)方法的比較研究與選擇原則

以上8種方法,各有利弊。顯然,選用多串口CPU是最為直接有效的方法,但是選用一種新型號(hào)的CPU,對(duì)于開(kāi)發(fā)者來(lái)說(shuō),有一定的開(kāi)發(fā)風(fēng)險(xiǎn),有時(shí)還有受到供貨渠道和開(kāi)發(fā)條件的限制。選用專(zhuān)用芯片是一種可靠性最高的串口外部擴(kuò)展法,有成熟、軟件工作量小等諸多優(yōu)勢(shì)。不足之處是硬件成本增加、體積增加,有時(shí)還要占用外部中斷源。選用多路復(fù)用器。其好處是可以實(shí)現(xiàn)CPU一點(diǎn)對(duì)多點(diǎn)的通訊、軟硬件成本低、可靠性高,致命缺點(diǎn)是CPU不能同時(shí)接收多路輸入數(shù)據(jù)。選用FPGA/CPLD既可以設(shè)計(jì)串行接口本身,又可以用來(lái)實(shí)現(xiàn)多路串口切換,或管理多個(gè)串行接口芯片的中斷源。優(yōu)點(diǎn)是可靠性高、CPU軟件開(kāi)銷(xiāo)小,不足是開(kāi)發(fā)成本稍大、硬件成本高。用分立元件實(shí)現(xiàn)串行口的轉(zhuǎn)換,優(yōu)點(diǎn)是軟件工作量小,不足是電路復(fù)雜、可靠性差、要占用外部中斷源。利用軟件模擬串行接口,其優(yōu)點(diǎn)不言而喻.既不增加任何硬件,又不占用外部中斷源。缺點(diǎn)是軟件復(fù)雜度高、CPU開(kāi)銷(xiāo)大、要占用軟件定時(shí)器。


上一頁(yè) 1 2 下一頁(yè)

評(píng)論


相關(guān)推薦

技術(shù)專(zhuān)區(qū)

關(guān)閉