觸摸屏控制器芯片中的高精度低功耗ADC設(shè)計(jì)
版圖實(shí)現(xiàn)及電路仿真分析
如圖5所示,版圖采用SMIC 2P2M 0.35μm CMOS工藝實(shí)現(xiàn),面積為1600x1700um2。本文引用地址:http://2s4d.com/article/162538.htm
圖5 觸摸屏控制器版圖設(shè)計(jì)結(jié)果
采用Cadence環(huán)境下的Spectre和Spectre Verilog仿真工具進(jìn)行仿真。提取版圖寄生參數(shù),得到圖1中A、B點(diǎn)的寄生容值分別為212.11fF、278.53fF。根據(jù)式(6)可得優(yōu)化后的耦合電容值CS為1.72pF。
為了測量ADC的DNL和INL,給ADC加了斜波信號。可以從仿真圖中輸出數(shù)字碼的文本文件,利用該文件可以通過Matlab程序繪圖并計(jì)算其DNL和INL值。繪圖結(jié)果如圖6所示,經(jīng)計(jì)算DNL為1/4LSB,INL為-1LSB。
圖6 ADC全范圍仿真圖
從圖6中可見,ADC輸出了4096個(gè)臺(tái)階,即完成了12位的A/D轉(zhuǎn)換。
對SAR ADC功耗進(jìn)行測試,測試結(jié)果如表2所示。
表2不同電壓下SAR ADC功耗測試結(jié)果
結(jié)語
通過對電荷按比例縮放式DAC組合結(jié)構(gòu)中寄生電容對耦合電容影響的分析,給出了耦合電容值的優(yōu)化設(shè)計(jì)方法,通過開關(guān)電容比較器結(jié)構(gòu),消除了比較器的失調(diào)電壓。優(yōu)化后的SAR ADC電路滿足二進(jìn)制權(quán)重關(guān)系,轉(zhuǎn)換結(jié)果達(dá)到了12位的轉(zhuǎn)換精度。并且成功利用電壓基準(zhǔn)電路模塊,使ADC工作在睡眠/喚醒兩種工作模式下,電路功耗大大降低。在時(shí)鐘頻率為2MHz情況下測試,SAR ADC功耗小于1mW。結(jié)果表明,本文設(shè)計(jì)的基于觸摸屏控制器的SAR ADC電路功耗低并具有較高精度,可以應(yīng)用在任何中等精度、中等轉(zhuǎn)換速率的場合,并且對觸摸屏控制器的優(yōu)化設(shè)計(jì)具有很好的指導(dǎo)作用。
評論