基于Hyperlynx的DDR2嵌入式系統(tǒng)設(shè)計與仿真
摘 要: 介紹了DDR2嵌入式系統(tǒng)的仿真模型以及Hyperlyxn仿真工具,并基于Hyperlyxn仿真工具對IBIS模型進(jìn)行仿真分析,給出了一個具體的DDR2嵌入式系統(tǒng)的設(shè)計過程和方法。
本文引用地址:http://2s4d.com/article/151378.htm現(xiàn)代電子設(shè)計和芯片制造技術(shù)正在飛速發(fā)展,電路的復(fù)雜度、元器件布局以及布線密度、開關(guān)速度、時鐘和總線頻率等各項指標(biāo)參數(shù)都呈快速上升趨勢。當(dāng)上升時間超過傳輸延時的1/6時,反射、串?dāng)_、振蕩以及傳輸線效應(yīng)等涉及到的時序、信號完整性(SI)、EMI等一系列問題決定著產(chǎn)品設(shè)計的成敗。特別是DDR2系統(tǒng),可支持高達(dá)9.6 GB/s的帶寬(FB-DIMMs),時鐘頻率高達(dá)0.9 GHz,高速DDR2系統(tǒng)的信號完整性和時序問題,己經(jīng)成為設(shè)計能否成功的關(guān)鍵因素之一。因此,在印制電路板(PCB)設(shè)計完成之前,運用仿真工具對PCB進(jìn)行板級的信號完整性仿真和時序分析,進(jìn)行分析和設(shè)計的優(yōu)化,可以發(fā)現(xiàn)調(diào)試過程中可能產(chǎn)生的問題,從而可節(jié)約成本、縮短產(chǎn)品的設(shè)計周期。
1 模型的選取
在基于計算機(jī)分析信號完整性和時序分析的過程中,建立實際驅(qū)動IC的模型十分關(guān)鍵。目前主要有三種可以用于PCB板級信號完整性分析的模型:SPICE模型、IBIS模型和AMS模型。
IBIS模型由于采用IN和V/T表的形式來描述I/O單元和引腳的特性,不但方便易得,而且不依賴于不同的仿真工具,計算量較小。
SPICE模型需要IC廠商提供詳細(xì)、準(zhǔn)確描述I/O單元的內(nèi)部設(shè)計和晶體管制造參數(shù)這些涉及到知識產(chǎn)權(quán)的機(jī)密數(shù)據(jù),所以SPICE模型不易獲取。其分析精度主要取決于模型參數(shù)的來源(即數(shù)據(jù)的精確性)以及模型方程式的適用范圍。使用不同仿真工具進(jìn)行SPICE模型仿真時,會產(chǎn)生不同的分析精度。
AMS建模語言與IBIS模型同樣也是數(shù)據(jù)形式來描述IC的特性,可以應(yīng)用在多種不同類型的仿真工具中。AMS模型在PCB板級信號完整性分析中的可行性和計算精度毫不遜色于SPICE和IBIS模型,但目前支持的仿真工具還不是很多。
綜合比較上述三種模型,由于IBIS模型的方便、快捷、具有必要的精確度以及精度不依賴于仿真工具的優(yōu)點,本文選取IBIS模型進(jìn)行仿真。
2 仿真工具的選取
Mentor公司推出的仿真工具其功能十分強(qiáng)大,Hyperlynx可進(jìn)行多電路板分析,包括趨膚效應(yīng)、電介質(zhì)損耗效應(yīng)、損耗傳輸線效應(yīng)的精確模擬,具有數(shù)千兆位信號的內(nèi)部符號干擾圖表分析功能;可為多位激勵源、抖動、眼圖和眼罩定義區(qū)域;可以建立隨頻率變化的過孔模型而進(jìn)行分析;進(jìn)行差分信號模擬和分析來對包括差分阻抗和不同終端負(fù)載的優(yōu)化;Terminator Wizard能夠分析并計算出使用包括串聯(lián)終端、并聯(lián)、并聯(lián)交流電和差分最佳的終端方案;通過輻射法和傳輸線電流分析來發(fā)現(xiàn)EMC故障問題;支持所有的PCB布線和布局程序。
Hyperlynx還可方便地采用IBIS或HSPICE模型進(jìn)行仿真,自帶7 000個通用IC模型庫,或根據(jù)數(shù)據(jù)簿信息運用可視化IBIS編輯器允許測試和編輯IBIS模式來創(chuàng)建用戶的模型。Hyperlynx還具有界面友好、方便易用的優(yōu)點。綜合Hyperlynx的優(yōu)點,本文選取Hyperlynx進(jìn)行仿真分析。
3 設(shè)計實例
下面給出應(yīng)用Hyperlynx7.7前仿真工具Linesim和級仿真工具Boardsim利用IBIS模型對基于MIPS架構(gòu)的XLS606 CPU的信號線進(jìn)行分析。
CPU的最大外頻為1 GHz,內(nèi)存選用Micron公司的DDR2-800,信號線走中間層,參考上下兩層地,因為信號工作頻率達(dá)到400 MHz,故布線密度大,很容易出現(xiàn)信號完整性問題。
布線前仿真可以根據(jù)PCB對信號完整性的要求,幫助設(shè)計者合理布置元器件、規(guī)劃系統(tǒng)時鐘網(wǎng)絡(luò)以及確定關(guān)鍵線網(wǎng)的端接策略。在布線過程中跟蹤設(shè)計,隨時反饋布線效果,確定PCB布線的約束規(guī)則,如參數(shù)設(shè)置和布線約束等(這里不詳細(xì)敘述)。
linux操作系統(tǒng)文章專題:linux操作系統(tǒng)詳解(linux不再難懂)
評論