VHDL語言中信號的不同形式設(shè)置
end process;
End a;本文引用地址:http://2s4d.com/article/150123.htm
備注:
(1) VHDL語言對所有字母的大小寫狀態(tài)不敏感,關(guān)鍵在于語句要正確規(guī)范。
(2) 在VHDL語言中,所使用的標點符號均是英文標點符號。凡是設(shè)置單個的信號值均需使用 單引號,而設(shè)置序列信號值必須使用雙引號。
(3) 請參看相關(guān)資料。
3討論
3.1本例能否使用“Wait Until”表達方式
很遺憾,類似此例的情況不能使用這個語 句。起碼筆者經(jīng)過多次嘗試之后均沒有通過編譯檢查。但是在使用此語句時應(yīng)該注意以下事項:
(1) Wait Until 后面緊接的語句中不能出現(xiàn)序列信號的值,例如不能寫成如下形式:
Wait Until s=000 也不能寫成組合條件形式(無論是否使用括號):
Wait Until s=000 or s=011 or s=110 or s=111
(2) 使用此表達方式編寫程序代碼時,不能設(shè)定輸出引腳的初始值(通過第三方信號傳遞也不 行,但是在進行仿真時可以設(shè)定初始輸出值),不能寫成如下形式:
……
s: in std_logic;
……
Architecture a of hf is
Begin
z=0; --就算z的初、終值通過兩個常量信號(如c=‘0’,d=‘1 ’)傳遞
Process --也不行,因為z不能規(guī)定兩個狀態(tài)。否則編譯時出錯;
Begin
wait until s=‘0’; --此處也不可以寫成序列信號形式,更不能使用邏輯運算符將其
z=1; --寫成組合條件形式。Wait Until語句不支持組合條件。
End process;
END a;
3.2更簡單的實現(xiàn)方法
順序語句除了前文所敘的幾種基本表達方式以 外,還有一種循環(huán)語句:For-Loop;而并行同時語句也還有方塊語句(Block)、組件定義(Component)與組件映像(Port Map)等多個模塊化語法。而使用“For-Loop”編寫此類有重復(fù)動作需求的代碼無疑是最簡單直觀的:
……
Architecture a OF hf IS
Begin
Process(s)
Variable Tmp: Std_Logic;
Begin
Tmp:=‘0’;
For I In 0 to 2 Loop
Tmp:=Tmp XOR s(I);
End Loop;
Z=s Tmp;
End Process;
End a;
其他更加簡單的方法,限于篇幅與本文主 旨,在此就不予深究了。
4結(jié)束語
從以上不同解法可以看出,各種基本的表達
方式均有各自的特點:采用“When -Else”表達式(解法1)與“When -Else-When”表達式(解法2)編寫編寫代碼的優(yōu)點是直觀,但是代碼很多,欲實現(xiàn)復(fù) 雜的功能時工作量將會很大;采用“IF-Else”表達式(解法4)編寫代碼的優(yōu)點是直觀與簡單并舉,尤其是允許使用由邏輯運算符(And、Or等等)寫成的組合條件更是精簡了不少代碼。
另外,在編寫VHDL程序的過程中,不同的 表達式中,表示語句結(jié)束的符號是不同的,這一點在 我們學(xué)習(xí)和使用VHDL的過程中值得特別留意。
參考文獻
[1]盧毅、賴杰.VHDL與數(shù)字電路設(shè)計.北京:科學(xué)出版社,2001-04
[2]李廣軍、孟憲元.可編程ASIC設(shè)計及應(yīng)用.成都:電子科技大學(xué)出版社.2000-10
[3]徐志軍等.大規(guī)??删幊踢壿嬈骷捌鋺?yīng)用.成都:電子科技大學(xué)出版社.2000-11
何鋒 男,1979年出生,本科,研究方向為硬件描述語言設(shè)計,嵌入式系統(tǒng)開發(fā)。
評論