新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 新品快遞 > Cavium新款OCTEON III系列處理器采用Imagination MIPSr5 架構

Cavium新款OCTEON III系列處理器采用Imagination MIPSr5 架構

作者: 時間:2013-07-01 來源:電子產品世界 收藏

   Technologies (IMG.L) 日絕佳宣布,致力于為網絡、通信和云端基礎架構實現智能處理的高整合性半導體產品供應商, 的長期授權客戶 公司已經取得最新的 Release5 架構(r5)授權,并將硬件虛擬化等特性建置于其所有的超高性能1至48核 OCTEON® III 系列產品中。

本文引用地址:http://2s4d.com/article/146989.htm

   處理器部門執(zhí)行副總裁 Jim Whittaker 表示:“通過采用 MIPS 架構, 已為網絡、無線和存儲應用開發(fā)出業(yè)界最高性能與最先進的64位元多核處理器。我們正與 展開更緊密的合作,以期讓業(yè)界最成功且廣泛部署的64位元 MIPS 架構將性能與創(chuàng)新提升到更高的境界。 將 MIPS 納入旗下后,已大幅提升對所有32位元和64位元 MIPS CPU IP 內核開發(fā)的投資與支持,并積極建立硬件、軟件、工具和生態(tài)系統(tǒng)。因此,我們很高興 Cavium 再度展現了它對 MIPS 的承諾。”

  Cavium 企業(yè)副總/總經理兼技術長 M.Raghib Hussain 表示:“將 Imagination MIPSr5 架構的增強功能與 Cavium 內部的設計專業(yè)技術結合在一起,可打造出業(yè)界最先進的 MIPS 64位元處理器,并能進一步擴展我們在網絡基礎架構市場的領導地位。”

  20多年來,64位元 MIPS64 架構已被用來開發(fā)多款業(yè)界最具創(chuàng)新的網絡與通信產品,并擁有廣泛且成熟的基礎架構與生態(tài)系統(tǒng)支持。MIPS64架構已經是多款 Cavium OCTEON 處理器的內核,現在亦將建置于 Cavium 的 OCTEON III系列1-48核處理器中。全系列處理器均可提供超過100Gps 的單位芯片應用性能,而且與其他采用120GHz、64位元運算處理架構的標準通信處理器相比,它的單位芯片運算性能也是最高的。

  關于 MIPS 處理器

  對于要求超低功率、緊湊芯片面積和高整合度設計的產品來說,Imagination 的 MIPS 處理器系列是非常理想的選擇。MIPS 處理器 IP 內核與架構涵蓋了從超低功率32位元微控制器,到適用于先進應用與網絡處理平臺的可擴展32位元和64位元多核解決方案。

  基于超過三十年的悠久歷史與持續(xù)創(chuàng)新,Imagination 的 MIPS 架構是業(yè)界最高效的 RISC 架構,可提升單位硅晶面積的最佳性能與最低功耗。SoC 設計人員能利用此效率優(yōu)勢實現顯著的成本與功率節(jié)省,或是建置更多內核,以便能在相同的功率、熱和面積預算中帶來性能優(yōu)勢。

  MIPS32 和 MIPS64 指令集架構(ISA)的無縫兼容性,能讓客戶移植到下一代設計時仍能完全保留既有的軟件投資。MIPSr5 架構中包含硬件虛擬化和 SIMD(單指令多資料)模組等重要功能模塊。



關鍵詞: Imagination Cavium MIPS

評論


相關推薦

技術專區(qū)

關閉