Cadence和TSMC為16納米FinFET開發(fā)設計架構(gòu)
—— ——簽訂長期協(xié)議,合作先進設計、技術(shù)和工具
Cadence設計系統(tǒng)公司4月9日宣布與TSMC簽訂了一項長期合作協(xié)議,共同開發(fā)16納米FinFET技術(shù),以其適用于移動、網(wǎng)絡、服務器和FPGA等諸多應用領(lǐng)域。此次合作非常深入,開始于工藝制造的早期階段,貫穿于設計分析至設計簽收,全面有效解決FinFETs設計存在的問題,從而交付能實現(xiàn)超低功耗、超高性能芯片的設計方案。
在16納米及以下工藝技術(shù)下設計開發(fā)系統(tǒng)級芯片設計(SoC),只有FinFET 技術(shù)才具備功率、性能和面積上(PPA)的獨特優(yōu)勢。與平面FET不同,F(xiàn)inFET采用從襯底上生長出垂直的鰭狀結(jié)構(gòu),并在其周圍形成環(huán)繞柵極,從而提高晶體管速度同時能有效控制漏電。此次,Cadence與TSMC擴大合作范圍,為芯片設計師提供卓越的設計架構(gòu)以及準確的電氣特性和寄生模型,以促進先進FinFET技術(shù)在移動及各應有領(lǐng)域的廣泛應用。
“在從分析到簽收的過程中,F(xiàn)inFET器件的精確度要求更高,這就是TSMC與Cadence合作完成此項目的原因,”TSMC設計架構(gòu)營銷部高級主管Suk Lee說道。“通過此次合作,設計師將能夠更加放心地使用這項新的工藝技術(shù),從而讓我們的共同客戶實現(xiàn)功率、性能和市場投放時間方面的目標。”
“若要開發(fā)適用于這種復雜、新穎工藝的設計架構(gòu),代工廠(Foundries)必須與EDA技術(shù)創(chuàng)新者緊密合作,”Cadence芯片實現(xiàn)產(chǎn)品集團(Silicon Realization Group)高級副總裁徐季平說道。“通過與FinFET技術(shù)領(lǐng)導者TSMC合作,Cadence將利用獨一無二的技術(shù)創(chuàng)新和專業(yè)知識,為設計師們提供卓越的 FinFET設計能力,將高性能、低功耗產(chǎn)品投放于市場。”
關(guān)于Cadence
Cadence公司成就全球電子設計技術(shù)創(chuàng)新,并在創(chuàng)建當今集成電路和電子產(chǎn)品中發(fā)揮核心作用。我們的客戶采用Cadence的軟件、硬件、IP、設計服務,以驗證用于消費電子產(chǎn)品、網(wǎng)絡和通訊設備以及計算機系統(tǒng)中的尖端半導體器件。公司總部位于美國加州圣何塞市,在世界各地均設有銷售辦事處、設計中心和研究設施,以服務于全球電子產(chǎn)業(yè)。關(guān)于公司、產(chǎn)品及服務的更多信息,敬請瀏覽公司網(wǎng)站www.cadence.com
Cadence公司成就全球電子設計技術(shù)創(chuàng)新,并在創(chuàng)建當今集成電路和電子產(chǎn)品中發(fā)揮核心作用。我們的客戶采用Cadence的軟件、硬件、IP、設計服務,以驗證用于消費電子產(chǎn)品、網(wǎng)絡和通訊設備以及計算機系統(tǒng)中的尖端半導體器件。公司總部位于美國加州圣何塞市,在世界各地均設有銷售辦事處、設計中心和研究設施,以服務于全球電子產(chǎn)業(yè)。關(guān)于公司、產(chǎn)品及服務的更多信息,敬請瀏覽公司網(wǎng)站www.cadence.com
晶體管相關(guān)文章:晶體管工作原理
晶體管相關(guān)文章:晶體管原理
評論