新聞中心

EEPW首頁(yè) > 嵌入式系統(tǒng) > 市場(chǎng)分析 > ARM 64位處理器架構(gòu)ARMv8技術(shù)淺析

ARM 64位處理器架構(gòu)ARMv8技術(shù)淺析

作者: 時(shí)間:2012-11-01 來(lái)源:驅(qū)動(dòng)之家 收藏

  

本文引用地址:http://2s4d.com/article/138394.htm

 

  AArch64是一套新的指令集,支持v7架構(gòu)中的所有功能,包括TrustZone、虛擬化等等,而且內(nèi)存翻譯系統(tǒng)也是基于v7而來(lái)的,采用LPAE表格式,翻譯表寄存器最高支持48位虛擬尋址。

  

 

  AArch64指令集的長(zhǎng)度固定為32-bit,在語(yǔ)法上也和AArch32基本一樣,只在必要的地方做了修改,此外隨時(shí)都可以訪問(wèn)31個(gè)通用寄存器,而且寬度都是64-bit的。

  

 

  A64、A32不同之處在于,新指令都支持64-bit操作,條件指令要少得多,沒(méi)有任意長(zhǎng)度的載入/存儲(chǔ)多重指令。

  

 

  A64的高級(jí)SIMD和浮點(diǎn)指令集與A32基本類似,高級(jí)SIMD同樣共享浮點(diǎn)寄存器文件,并有三處重要改進(jìn):32個(gè)128-bit寬度寄存器、支持雙精度浮點(diǎn)執(zhí)行、完整支持IEEE754標(biāo)準(zhǔn)。

  

 

  A64的通用寄存器文件和媒體寄存器文件。

  

 

  指令級(jí)支持加密AES、SHA-1、SHA-256。

  

 

  意外模型。有四種意外級(jí)別,EL3到EL0。



關(guān)鍵詞: ARM 處理器

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉