新聞中心

EEPW首頁(yè) > 測(cè)試測(cè)量 > 新品快遞 > NI和JSOL助力電機(jī)工程師節(jié)省開(kāi)發(fā)時(shí)間與成本

NI和JSOL助力電機(jī)工程師節(jié)省開(kāi)發(fā)時(shí)間與成本

作者: 時(shí)間:2012-09-18 來(lái)源:電子產(chǎn)品世界 收藏

  美國(guó)國(guó)家儀器公司(National Instruments, 簡(jiǎn)稱(chēng) )近日發(fā)布用于 VeriStand的附件,在實(shí)時(shí)的電機(jī)硬件在環(huán)(HIL)測(cè)試中,為工程師們提供了接近久經(jīng)驗(yàn)證的JMAG模型的精確度。 為了減少現(xiàn)場(chǎng)測(cè)試物理電機(jī)的開(kāi)支,工程師可在實(shí)驗(yàn)室中使用針對(duì) VeriStand的附件,輕松地創(chuàng)建激勵(lì)配置,通過(guò)實(shí)時(shí)電機(jī)仿真進(jìn)行數(shù)據(jù)記錄,以及自動(dòng)化HIL測(cè)試。

本文引用地址:http://2s4d.com/article/136914.htm

  感言:

  “針對(duì)NI VeriStand的附件將NI VeriStand軟件、NI RIO硬件與JMAG-RT建模相結(jié)合,工程師因此可以獲得世界上最先進(jìn)的實(shí)時(shí)電機(jī)仿真平臺(tái),”公司電磁工程部的經(jīng)理Takashi Yamada表示。“該系統(tǒng)有助于工程師擴(kuò)大測(cè)試范圍,同時(shí)節(jié)省時(shí)間和成本,他們現(xiàn)在執(zhí)行ECU測(cè)試時(shí)無(wú)需再擔(dān)心損壞昂貴的電機(jī)原型。”

  產(chǎn)品特性

  • Xilinx基于FPGA的硬件/軟件集成為高精度的仿真提供了大約1微秒步長(zhǎng)時(shí)間,提升了測(cè)量速度和精度。
  • 公司的JMAG有限元分析(FEA)電機(jī)模型集成了NI VeriStand和NI可重配置I/O(RIO)硬件。
  • NI完整的HIL系統(tǒng)能夠配置用于大部分實(shí)時(shí)電機(jī)或ECU測(cè)試情況。


關(guān)鍵詞: NI JSOL JMAG-RT

評(píng)論


相關(guān)推薦

技術(shù)專(zhuān)區(qū)

關(guān)閉