新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 編輯觀點 > ZYNQ嵌入式處理器與FPGA集成的獨特創(chuàng)舉

ZYNQ嵌入式處理器與FPGA集成的獨特創(chuàng)舉

—— Xilinx可擴(kuò)展處理平臺
作者:王瑩 時間:2012-02-17 來源:電子產(chǎn)品世界 收藏

  軟件/開發(fā)工具的創(chuàng)新

本文引用地址:http://2s4d.com/article/129163.htm

  可見,平臺軟件和工具軟件也是實現(xiàn)芯片性能的重要一關(guān)。尤其在處理平臺趨同與整合后,軟件的復(fù)雜度越來越高,遠(yuǎn)遠(yuǎn)超過了硬件。軟件工程師數(shù)量也已超過硬件工程師數(shù)量的公司,非常注重在工具和軟件上的創(chuàng)新。2012年其開發(fā)工具將更新?lián)Q代,推出更加智能、圖形化的流程;還會加強(qiáng)推廣AutoESL高層次綜合設(shè)計流程(注:2011年收購了AutoESL)。

  例如,智能交通管理系統(tǒng)通過攝像頭拍下畫面,之后需要視頻分析算法,將標(biāo)清視頻轉(zhuǎn)換為高清視頻。這是一個動態(tài)實施的過程,需要用FPGA硬件加速來實現(xiàn)。而傳統(tǒng)是通過硬件描述語言(HDL)來實現(xiàn),開發(fā)流程很長?,F(xiàn)在,通過AutoESL的工具,用C、C++ 建立模型,并將模型轉(zhuǎn)換為具體的應(yīng)用。

  那么Zynq開發(fā)的時候,用開發(fā)、導(dǎo)入FPGA進(jìn)行硬件加速,需要用到什么工具?Xilinx高級總監(jiān)Devadas Varma稱,傳統(tǒng)流程就可以實現(xiàn),不過AutoESL的AutoPilot工具可使效率大為提升。因為傳統(tǒng)的硬件開發(fā)流程,硬件工作組做一個項目要花長達(dá)數(shù)月的時間,甚至1年。而AutoESL大大節(jié)約了資源,現(xiàn)在FPGA邏輯門越來越多,用戶充分利用這些資源,就需要提高生產(chǎn)率。如果還采用傳統(tǒng)的方法,那么也許你所期待的一些功能來不及放進(jìn)去,就已經(jīng)錯失了上市時間。

  小結(jié)

  我國正從“中國制造”向“中國‘智’造”轉(zhuǎn)變。“智”造更多指的是idea(主意),比智力、創(chuàng)新和差異化。Xilinx的28nm FPGA+ Cortex-A9 MPCore單芯片方案,使嵌入式產(chǎn)品設(shè)計師把主要精力放在應(yīng)用層面,可加快“智”造時間、降低產(chǎn)品成本。


上一頁 1 2 3 4 5 下一頁

關(guān)鍵詞: Xilinx ARM 處理器 201202

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉