新聞中心

EEPW首頁 > 電源與新能源 > 業(yè)界動態(tài) > 富士電子使用Cadence Virtuoso加速并行仿真器

富士電子使用Cadence Virtuoso加速并行仿真器

—— 將開發(fā)時間減少25%
作者: 時間:2011-10-12 來源:半導體制造 收藏

  作為一家領先的IC公司,采用了Cadence技術檢驗功耗管理IC與整個系統。

本文引用地址:http://2s4d.com/article/124323.htm

  Cadence設計系統公司日前宣布公司采用Cadence Virtuoso加速并行IC的開發(fā)時間和系統的驗證時間都縮短了25%。這家日本IC公司在強大的Cadence Virtuoso模擬設計環(huán)境中使用該,實現時間的大幅縮短,同時有助于提高質量。

  “越來越多頂尖企業(yè)認識到他們可以使用Cadence Virtuoso加速并行獲得產品快速上市的優(yōu)勢,”Cadence硅實現部門定制仿真部營銷主管John Pierce說,“這種仿真器與Virtuoso模擬設計環(huán)境緊密而完美地結合,超越了基準的SPICE仿真性能,讓諸如這樣的公司能夠進行更徹底、更全面的驗證,降低了風險,提高了質量。”富士電子開發(fā)的電源管理IC與使用這些IC用于新能源、綠色IDC與汽車應用的電源設備。Virtuoso加速并行仿真器符合進行概念設計、檢驗全芯片系統所需的技術。

  “我們的設計團隊從我們傳統概念的設計方法轉換到基于Virtuoso加速并行仿真器的電路仿真環(huán)境,用于整個設計流程,并將定制/模擬IC上市時間減少25%,”富士電子電子設備實驗室硅器件開發(fā)中心設備開發(fā)部總經理Naoto Fujishima博士說,“此外,Verilog-A模型與Virtuoso加速并行仿真器的結合進一步加快了驗證速度,設計團隊能夠用更短的時間對整個系統進行檢驗。這樣,我們就能用更短的時間做出高質量的設備。”

  Virtuoso加速并行仿真器是Virtuoso多模式仿真的一部分,能夠進行高性能SPICE級精確的仿真,實現更快的設計目標覆蓋,同時提供更好的性能與更高的容量。



評論


相關推薦

技術專區(qū)

關閉