首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> verilog-hdl

ChipDesign ISE 11 設計工具視點

  •   作為一個負責FPGA 企業(yè)市場營銷團隊工作的人,我不得不說,由于在工藝技術方面的顯著成就以及硅芯片設計領域的獨創(chuàng)性,F(xiàn)PGA 正不斷實現(xiàn)其支持片上系統(tǒng)設計的承諾。隨著每一代新產(chǎn)品的推出,F(xiàn)PGA 在系統(tǒng)中具有越來來越多的功能,可作為協(xié)處理器、DSP 引擎以及通信平臺等,在某些應用領域甚至還可用作完整的片上系統(tǒng)。   因此,在摩爾定律的作用下,F(xiàn)PGA 產(chǎn)業(yè)的門數(shù)量不斷增加,性能與專門功能逐漸加強,使得 FPGA 在電子系統(tǒng)領域能夠取代此前只有 ASIC 和 ASSP 才能發(fā)揮的作用。不過,說到底,F(xiàn)
  • 關鍵字: xilinx  FPGA  VHDL  Verilog  

Altium加快其軟件更新步伐

  •   Altium繼續(xù)在其下一代電子產(chǎn)品設計軟件Altium Designer中提供新功能,幫助電子產(chǎn)品設計人員站在新科技和潮流的最前沿。   Altium公司首席執(zhí)行官Nick Martin表示:“我們認為,讓用戶等待每隔數(shù)年才更新一次版本的產(chǎn)業(yè)模型已經(jīng)完全不符合當前的需求。”   此次最重要的新特性是基于網(wǎng)絡的軟件許可證管理和訪問選項。它使電子產(chǎn)品設計人員能夠有效地管理設計團隊、工作量及項目。   Altium Designer中的其他新特性包括針對板卡級設計人員的定制FP
  • 關鍵字: Altium  電子產(chǎn)品設計  FPGA  HDL  

基于Verilog HDL的DDS設計與仿真

  • 直接數(shù)字頻率合成技術(Direct Digital Synthesize,DDS)是繼直接頻率合成技術和鎖相式頻率合成技術之后的第三代頻率合成技術。它采用全數(shù)字技術,并從相位角度出發(fā)進行頻率合成。隨著微電子技術和數(shù)字集成電路的飛速
  • 關鍵字: Verilog  HDL  DDS  仿真    

基于Verilog HDL數(shù)字電位器ADN2850的串口控制

  • 摘要:數(shù)字電位器由于可調精度高,更穩(wěn)定,定位更準確,操作更方便,數(shù)據(jù)可長期保存和隨時刷新等優(yōu)點,在某些場合具有模擬電位器不可比擬的優(yōu)勢。論述對數(shù)字電位器ADN2850的一種方便的控制方法,通過計算機上的串口直
  • 關鍵字: 串口  控制  ADN2850  數(shù)字電位器  Verilog  HDL  基于  

首屆中國開源IP核標準化設計競賽啟動

  •   在工信部電子信息司的指導下,工業(yè)和信息化部軟件與集成電路促進中心(CSIP )聯(lián)合集成電路IP核標準工作組,現(xiàn)面向全國集成電路設計企業(yè)工程師、科研院所及高校師生,舉辦2009年“首屆中國開源IP核標準化設計競賽”,競賽報名工作已于6月3日啟動。報名及詳情咨詢可登錄競賽官方網(wǎng)站 http://www.ipmall.org.cn了解。據(jù)悉本次競賽獲獎者可分別獲得現(xiàn)金1萬元、5千元等獎勵,針對學生參賽者有機會獲得到IBM中國芯片設計中心實習的機會!   參賽者可以個人或團隊(不高于
  • 關鍵字: CSIP  VHDL  Verilog  

基于Verilog計算精度可調的整數(shù)除法器的設計

  • 0 引 言
    除法器是電子技術領域的基礎模塊,在電子電路設計中得到廣泛應用。目前,實現(xiàn)除法器的方法有硬件實現(xiàn)和軟件實現(xiàn)兩種方法。硬件實現(xiàn)的方法主要是以硬件的消耗為代價,從而有實現(xiàn)速度快的特點。用硬件的方
  • 關鍵字: Verilog  計算  精度可調  整數(shù)除法器    

基于Verilog的FPGA與USB 2.0高速接口設計

  • 0 引 言
    USB(通用串行總線)是英特爾、微軟、IBM、康柏等公司1994年聯(lián)合制定的一種通用串行總線規(guī)范,它具有數(shù)據(jù)傳輸速度快,成本低,可靠性高,支持即插即用和熱插拔等優(yōu)點,迅速得到廣泛應用。
    在高速的數(shù)
  • 關鍵字: Verilog  FPGA  USB  高速接口    

NI FlexRIO是否必須使用FPGA模塊

  • NILabVIEWFPGA模塊可以幫助您利用LabVIEW程序框圖對一個FPGA進行編程。在其底層,該模塊采用代碼生成技術實...
  • 關鍵字: NI  LabVIEW  FPGA  HDL  COTS  

基于神經(jīng)網(wǎng)絡電機 速度控制器的SOPC系統(tǒng)

  • 針對機器人伺服控制系統(tǒng)高速度、高精度的要求,介紹一種全數(shù)字化的基于神經(jīng)網(wǎng)絡控制的直流電機速度伺服控制系統(tǒng)的設計方案。速度控制器采用BP網(wǎng)絡參數(shù)辨識自適應控制,并將其在FPGA進行硬件實現(xiàn);同時用Nios II軟核處理器作為上位機,構成一個完整的速度伺服控制器的片上可編程系統(tǒng)(SOPC)。實驗結果表明,該控制系統(tǒng)具有較高的控制精度、較好的穩(wěn)定性和靈活性。
  • 關鍵字: SOPC  系統(tǒng)  控制器  速度  神經(jīng)網(wǎng)絡  電機  基于  神經(jīng)網(wǎng)絡   伺服控制   現(xiàn)場可編程門陣列   Verilog HDL  

基于Verilog的順序狀態(tài)邏輯FSM設計與仿真

基于Verilog-HDL的軸承振動噪聲電壓峰值檢測

  • 引言   在軸承生產(chǎn)行業(yè)中,軸承振動噪聲的峰值檢測是一項重要的指標。以往,該檢測都是采用傳統(tǒng)的模擬電路方法,很難做到1:1地捕捉和保持較窄的隨機波形的最大正峰值。本文敘述了基于Verilog-HDL與高速A/D轉換器相結合所實現(xiàn)的快速軸承噪聲檢測方法。   1 振動噪聲電壓峰值檢測方案的確定   1.1 軸承振動噪聲的產(chǎn)生及檢測   圖1是軸承振動噪聲電壓峰值檢測系統(tǒng)的示意圖。由于加工設備、技術、環(huán)境等因素的影響,生產(chǎn)的軸承都程度不同地帶有傷疤。圖1中,假設某待測軸承有一處傷疤。由于傷痕的存在,軸
  • 關鍵字: Verilog  軸承  振動噪聲  電壓峰值檢測  

基于SystemC的系統(tǒng)級芯片設計方法研究

  •   隨著集成電路制造技術的迅速發(fā)展,SOC設計已經(jīng)成為當今集成電路設計的發(fā)展方向。SO C設計的復雜性對集成電路設計的各個層次,特別是對系統(tǒng)級芯片設計層次,帶來了新挑戰(zhàn),原有的HDL難以滿足新的設計要求。   硬件設計領域有2種主要的設計語言:VHDL和Verilog HDL。而兩種語言的標準不統(tǒng)一,導致軟硬件設計工程師之間工作交流出現(xiàn)障礙,工作效率較低。因此,集成電路設計界一直在尋找一種能同時實現(xiàn)較高層次的軟件和硬件描述的系統(tǒng)級設計語言。Synopsys公司與Coware公司針對各方對系統(tǒng)級設計語言的
  • 關鍵字: SOC  SystemC  集成電路  VHDL  Verilog HDL  

基于Verilog HDL的異步FIFO設計與實現(xiàn)

  •   在現(xiàn)代IC設計中,特別是在模塊與外圍芯片的通信設計中,多時鐘域的情況不可避免。當數(shù)據(jù)從一個時鐘域傳遞到另一個域,并且目標時鐘域與源時鐘域不相關時,這些域中的動作是不相關的,從而消除了同步操作的可能性,并使系統(tǒng)重復地進入亞穩(wěn)定狀態(tài)[1]。在有大量的數(shù)據(jù)需要進行跨時鐘域傳輸且對數(shù)據(jù)傳輸速度要求比較高的場合,異步FIFO是一種簡單、快捷的解決方案。   異步FIFO用一種時鐘寫入數(shù)據(jù),而用另外一種時鐘讀出數(shù)據(jù)。讀寫指針的變化動作由不同的時鐘產(chǎn)生。因此,對FIFO空或滿的判斷是跨時鐘域的。如何根據(jù)異步的指針
  • 關鍵字: FIFO  異步  Verilog HDL  IC  亞穩(wěn)態(tài)  

HDL設計探究

  • 一.可移植性編碼 1.只使用IEEE標準類型(VHDL):(1)使用STD_LOGIC類型,而不是STD_ULOGIC類型;(2)設計中不要創(chuàng)建過多的的子類型;(3)不要使用BIT和BIT_VECTOR類型。 2.不使用立即數(shù):在設計中,不要使用立即數(shù)(但作為例外,可使用0和1),推薦使用常量。使用常量有以下優(yōu)點:(1)常量對于一個設計具有更多的靈活性;(2)常量值只需要在一個地方修改;(3)編譯器可能只支持常量類型,不支持立即數(shù)。 3.對于VHDL程序,把常數(shù)和參數(shù)定義在由1個或多個文件組成的程序
  • 關鍵字: HDL 設計 可編程  

一種基于FPGA的準單輸入調變序列生成器設計

  •   1.引言   隨著集成電路復雜度越來越高,測試開銷在電路和系統(tǒng)總開銷中所占的比例不斷上升,測試方法的研究顯得非常突出。目前在測試源的劃分上可以采用內建自測試或片外測試。內建自測試把測試源和被測電路都集成在芯片的內部,對于目前SOC級的芯片測試如果采用內建自測試則付出的硬件面積開銷則是很大的,同時也增加了芯片設計的難度:因此片外測試便成為目前被普遍看好的方法。由于FPGA具有可重構的靈活性,利用FPGA來作為測試源實現(xiàn)片外測試就是一種非常有效的手段。   由于偽隨機模式測試只需要有限個數(shù)的輸入向量便
  • 關鍵字: 嵌入式系統(tǒng)  單片機  FPGA  序列生成器  Verilog  HDL  MCU和嵌入式微處理器  
共205條 13/14 |‹ « 5 6 7 8 9 10 11 12 13 14 »
關于我們 - 廣告服務 - 企業(yè)會員服務 - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473