首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> risc-v 架構

UltraSoC的分析IP產(chǎn)品獲Esperanto Technologies選用,以實現(xiàn)人工智能和機器學習應用中的RISC-V多核并行處理

  •   UltraSoC日前宣布:公司的嵌入式分析知識產(chǎn)權(IP)產(chǎn)品已獲Esperanto Technologies選用,以實現(xiàn)大規(guī)模并行多核RISC-V系統(tǒng)級芯片(SoC)的開發(fā)。 Esperanto現(xiàn)在正將UltraSoC的嵌入式分析和調(diào)試技術整合至其高性能、高能效的“單芯片A.I.超級計算機(A.I. Supercomputer on a Chip)”中,該超級計算機擁有數(shù)千個64位RISC-V內(nèi)核,以支持人工智能(AI)和機器學習(ML)領
  • 關鍵字: UltraSoC  RISC-V  

UltraSoC獲晶心科技選用于RISC-V開發(fā)的追蹤及調(diào)試

  •   UltraSoC日前宣布:亞洲領先且成熟的中央處理器半導體知識產(chǎn)權(CPU IP)供應商晶心科技(Andes Technology)已采用UltraSoC先進的嵌入式分析技術,來支持其AndesCore系列RISC-V處理器。晶心科技將利用UltraSoC包括業(yè)界唯一商用RISC-V處理器追蹤解決方案在內(nèi)的獨一無二的IP產(chǎn)品系列,來實現(xiàn)其復雜應用嵌入式產(chǎn)品的開發(fā)加速和調(diào)試增強,這些應用包括人工智能(AI)、計算機視覺、網(wǎng)絡控制器和存儲等?! 杉夜緦y手在即將舉行的RISC-V大
  • 關鍵字: UltraSoC  RISC-V  

晶心科技AndeStar? V5發(fā)布,采用RISC-V技術提升新一代CPU性能

  • 近年來,RISC-V作為一種新興的開源處理器基礎架構技術/標準,一度吸引眾多業(yè)內(nèi)人士關注,而由于其指令集精簡、模塊化,且易于允許擴充,其生態(tài)環(huán)境也迅速成長,包括谷歌、華為、微軟、高通等許多業(yè)內(nèi)知名公司都陸續(xù)加入RISC-V基金會。晶心科技早在2016年就作為創(chuàng)始會員之一加入了RISC-V基金會,并于近日,在京發(fā)布了其第一代基于RISC-V架構——AndeStar? V5,并成為第一個采用 RISC-V的主流CPU IP公司。
  • 關鍵字: RISC-V,CPU IP,AndeStar?  

CEVA通過RISC-V擴展藍牙和Wi-Fi IP平臺

  •   CEVA,全球領先的智能和互聯(lián)設備的信號處理IP授權許可廠商宣布通過其市場領先的RivieraWaves藍牙和Wi-Fi知識產(chǎn)權(IP)平臺集成了可選的開源RISC-V?MCU?! 》菭I利性RISC-V基金會執(zhí)行董事Rick?O'Connor評論道:“RISC-V在IoT領域的發(fā)展勢頭十分強勁,其代碼密度、性能和功耗特性非常合適這個領域。CEVA這樣的領先IP供應商為RISC-V提供藍牙和Wi-Fi連接解決方案,將會進一步推動我們的生態(tài)系統(tǒng)蓬勃發(fā)展?!薄 EVA的Rivi
  • 關鍵字: CEVA  RISC-V  

UltraSoC宣布提供業(yè)界首款RISC-V處理器跟蹤IP產(chǎn)品

  •   領先的嵌入式分析技術開發(fā)商UltraSoC日前宣布:其RISC-V處理器跟蹤解決方案開始全面供貨,這是業(yè)界首款商用RISC-V處理器跟蹤IP產(chǎn)品,也是RISC-V生態(tài)系統(tǒng)中關鍵的推動性技術。該跟蹤功能的加入意味著UltraSoC可以提供最全面的RISC-V商業(yè)化調(diào)試解決方案。  去年6月,UltraSoC公司已宣布計劃開發(fā)處理器跟蹤技術,當時還詳細公布了一種跟蹤技術規(guī)范,并考慮將其作為RISC-V開放標準的一部分?! ltraSoC的解決方案得到了包括晶心科技(Andes Technolo
  • 關鍵字: UltraSoC  RISC-V  

RISC-V將成2018年趨勢

  • 我們所看到的熱門應用集中在數(shù)據(jù)中心、汽車、企業(yè)級IT等等處理器最密集的領域。當然,這些應用中的大趨勢包括物聯(lián)網(wǎng)(IoT)、高級駕駛員輔助系統(tǒng)(ADAS)和大數(shù)據(jù)等等。
  • 關鍵字: UltraSoC,安全,RISC-V架構  

處理器漏洞英特爾/Arm/AMD/高通/蘋果全躺槍:RISC-V能幸免于難?

  • 在英特爾處理器被曝出存在安全漏洞以來,事件不斷發(fā)酵,Arm、AMD相繼淪陷,如今蘋果、高通風、IBM均承認其處理器有被攻擊的危險。
  • 關鍵字: 處理器  RISC-V  

淺析便攜系統(tǒng)中微處理器功耗的設計考慮

  • 淺析便攜系統(tǒng)中微處理器功耗的設計考慮-市場對高性能和新特色產(chǎn)品的持續(xù)需求給便攜設備的設計為員出了種種難題。在許多情況下,設計已達到所允許功耗的極限。計算機和電話用戶往往不原使用電池壽命太短的產(chǎn)品。所以,最佳的解決方案是降低電路的功耗--從微處理器開始,它是系統(tǒng)的核心并且消耗的功率最大。
  • 關鍵字: 便攜設備  微處理器  Intel公司  RISC  

高云半導體宣布加入RISC-V基金會

  •   廣東佛山,2017年10月18日訊,作為國內(nèi)領先的可編程邏輯器件供應商,廣東高云半導體科技股份有限公司(以下簡稱“高云半導體”)今天宣布加入RISC-V基金會,成為該組織成員中第一家中國FPGA供應商。此舉是繼2016年加入MIPI聯(lián)盟后高云半導體又一次加入國際性行業(yè)聯(lián)盟組織,進一步向業(yè)界表達其致力于發(fā)展成為全球FPGA供應商的愿景?! ISC-V是一種新型的指令集架構(ISA),其初衷是支持計算機體系結(jié)構研究與教育,目前在RISC-V基金會的領導下已經(jīng)成為行業(yè)通用的標準開放架構。RISC-V&nb
  • 關鍵字: 高云  RISC-V  

MCU的架構詳解

  • MCU的架構詳解-Microcontroller(微控制器)又可簡稱MCU或μC,也有人稱為單芯片微控制器(Single Chip Microcontroller),將ROM、RAM、CPU、I/O集合在同一個芯片中,為不同的應用場合做不同組合控制。
  • 關鍵字: mcu  單片機  rom  risc  

高端嵌入式應用領域新主力——Synopsys的新超標量ARC HS處理器

  • 用于控制、監(jiān)視或者輔助操作機器和設備的裝置——嵌入式系統(tǒng),在當前科技產(chǎn)業(yè)內(nèi)得到廣泛應用,尤其是物聯(lián)網(wǎng)時代到來,在5G、企業(yè)家SSD、家庭網(wǎng)絡、人機接口等應用領域內(nèi)將成為主力。在高端嵌入式應用領域內(nèi),對處理器的要求更加苛刻。新思科技(Synopsys, Inc.,納斯達克股票代碼:SNPS)前宣布:推出適合高性能嵌入式應用使用的新DesignWare? ARC? HS4x和HS4xD處理器系列。
  • 關鍵字: 嵌入式  RISC  DSP  

UltraSoC宣布推出業(yè)界首款支持RISC-V的處理器跟蹤技術

  •   領先的嵌入式分析技術開發(fā)商UltraSoC日前宣布:公司已經(jīng)開發(fā)出處理器跟蹤技術,可支持基于開源RISC-V架構的產(chǎn)品。UltraSoC公司已經(jīng)為處理器跟蹤技術開發(fā)了一套規(guī)范,將提供給RISC-V基金會(RISC-V Foundation)作為整個開源規(guī)范的一部分。此外,UltraSoC如今成為了首家可提供此項功能的生態(tài)系統(tǒng)參與者?! ?家內(nèi)核(core)供應商也已經(jīng)宣布他們支持新的跟蹤規(guī)范,使該規(guī)范成為軟件開發(fā)人員的一項關鍵功能,而不必擔心其使用的是何種處理器;該規(guī)范的交付是RISC-V生
  • 關鍵字: UltraSoC  RISC-V  

數(shù)據(jù)中心節(jié)能很重要 八個技巧幫你忙

  • 不管你的企業(yè)是否已經(jīng)開始著手數(shù)據(jù)中心節(jié)能,或者根本就沒有考慮過這方面的事,你都應該看一看以下列出加強數(shù)據(jù)中心架構的8個技巧??赡苣銜@訝地發(fā)現(xiàn)這些技巧實際上都是很簡單、不需要太多成本就可以執(zhí)行的。不論是大型企業(yè)用戶還是中小型企業(yè)用戶都認為能耗是導致成本上漲的最根本原因。市場研究機構Gartner預計,到2011年單是能源成本這一項就要花掉企業(yè)將近48%的IT開支,這是一個驚人的比例。
  • 關鍵字: 架構  服務器  IT系統(tǒng)  數(shù)據(jù)中心  UPS  

CPLD MAX II低成本架構

  • 基于極具突破性的新型CPLD架構,MAX? II器件重新定義了CPLD的價值定位。傳統(tǒng)意義上,CPLD由基于宏單元的邏輯陣列塊(LAB)和特定的全局布線矩陣組成。對于基于宏單元的構架,隨著邏輯密度的增加,布線區(qū)域呈指數(shù)性增長,因此當密度大于512宏單元時,該架構不具有高效的可升級性。
  • 關鍵字: 架構  CPLD  Max  

低價位嵌入式處理開發(fā)套件--Spartan-3E 1600E

  • Spartan-3E 1600E 開發(fā)套件支持靈活的 MicroBlaze 軟處理設計
  • 關鍵字: LED  DAC  ADC  FPGA  RISC  
共671條 24/45 |‹ « 22 23 24 25 26 27 28 29 30 31 » ›|

risc-v 架構介紹

您好,目前還沒有人創(chuàng)建詞條risc-v 架構!
歡迎您創(chuàng)建該詞條,闡述對risc-v 架構的理解,并與今后在此搜索risc-v 架構的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關于我們 - 廣告服務 - 企業(yè)會員服務 - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473