首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> processor(dsp)

processor(dsp) 文章 最新資訊

基于DSP的高速列車測振儀

  • 基于DSP的高速列車測振儀,0 引 言
    列車的振動性能,包括舒適性、平穩(wěn)性的檢測與*價是新型列車研究、檢驗過程中的一項重要工作。隨著我國鐵路新型高速列車研究、研制及實驗運行工作的大面積展開,十分需要一種方便、快捷的便攜式列車振動測試
  • 關鍵字: 列車  高速  DSP  基于  

高速DSP串行外設接口設計

  • 高速DSP串行外設接口設計, 1 引言DSP(數字信號處理)的優(yōu)勢除了處理復雜的運算,特別適用于數字濾波、語音、視頻、圖象處理、通信以及高速實時測控系統(tǒng)中已成為現代信息處理技術的重要器件,極大地促進了信號處理和測控各個領域的學術研究、產
  • 關鍵字: 接口  設計  外設  串行  DSP  高速  DSP  

基于DSP的光伏電池最大功率點跟蹤系統(tǒng)

  • 摘要:太陽能光伏陣列的輸出特性受外界環(huán)境的影響具有強烈的非線性,為了提高系統(tǒng)的整體效率,一個重要的途徑就是實時調整光伏電池的工作點,進行最大功率點跟蹤(MPPT),使之始終工作在最大功率點附近。本文通過對太
  • 關鍵字: 跟蹤  系統(tǒng)  大功  最大  DSP  電池  基于  

基于DSPBuilder的FIR濾波器的方案實現

ADI推出SHARC DSP產品組合

  •   Analog Devices, Inc.,全球領先的高性能信號處理解決方案供應商,最新推出32位浮點數字信號處理器SHARC產品組合的最新成員——SHARC 2148x及SHARC 2147x系列。 高性能SHARC 2148x及低功耗SHARC 2147x系列處理器憑借集成高達5Mb 的存儲器,為各種應用提高了單芯片、浮點信號處理精度,并為便攜式設備實現了高端系統(tǒng)功能。 通過SHARC 2148x及SHARC 2147x處理器,設計師可以利用端到端 SHARC 系列的代碼兼容
  • 關鍵字: ADI  DSP  SHARC  

CEVA發(fā)布針對6Gbps固態(tài)硬盤應用的SATA3.0 IP

  •   全球領先的硅產品知識產權 (SIP) 平臺解決方案和數字信號處理器(DSP)內核授權廠商CEVA公司宣布提供CEVA-SATA3.0設備控制器IP?;谂c固態(tài)硬盤 (SSD) 客戶廣泛的合作經驗,CEVA公司已經提升其SATA設備控制器IP性能,提供 6Gbps 線路速率 (line rate) 以實現更快的數據傳輸,使得吞吐量較上代產品提高一倍。該IP已經授權予一家領先的閃存半導體制造商,用于其未來的固態(tài)硬盤設計中。   CEVA-SATA3.0 IP 采用最新的原生指令排序 (Native Co
  • 關鍵字: CEVA  固態(tài)硬盤  DSP  

基于ADSP-BF561的車輛輔助駕駛系統(tǒng)硬件設計

DSP實現3G LTE應用技術簡介

  • DSP實現3G LTE應用技術簡介,3G LTE是第三代伙伴計劃(3GPP)的一個高級標準,為廣域網提供下一代寬帶無線技術。 與以前各階段的3GPP相比,3G LTE的目標是更高的吞吐量、更低的時延以及高效的IP回程,提供一種新的可以大規(guī)模部署的移動網絡技術,預
  • 關鍵字: 應用技術  簡介  LTE  3G  實現  DSP  

基于雙DSP的大功率變流器通用控制平臺的設計

  • 基于雙DSP的大功率變流器通用控制平臺的設計, 摘要:介紹一種大功率變流器通用控制平臺,是以TMS320C6713B為浮點算法運算核,TMS320F2812為系統(tǒng)定點控制核的雙DSP的控制系統(tǒng)架構。詳細分析該系統(tǒng)設計各模塊硬件電路和軟件程序設計。該系統(tǒng)控制平臺運算性能強,
  • 關鍵字: 控制  平臺  設計  通用  變流器  DSP  大功率  基于  

DSP內嵌PLL中的CMOS壓控環(huán)形振蕩器設計

  • DSP內嵌PLL中的CMOS壓控環(huán)形振蕩器設計,本文設計了一種應用于DSP內嵌鎖相環(huán)的低功耗、高線性CM0S壓控環(huán)形振蕩器。電路采用四級延遲單元能方便的獲得正交輸出時鐘,每級采用RS觸發(fā)結構來產生差分輸出信號,在有效降低靜態(tài)功耗的同時.具有較好的抗噪聲能力。在延遲單元的設計時。綜合考慮了電壓控制的頻率范圍以及調節(jié)線性度,選擇了合適的翻轉點。 仿真結果表明.電路叮實現2MHz至90MHz的頻率調節(jié)范圍,在中心頻率附近具有很高的調節(jié)線性度,可完全滿足DSP芯片時鐘系統(tǒng)的要求。
  • 關鍵字: 振蕩器  設計  環(huán)形  CMOS  內嵌  PLL  DSP  

TMS320C6713B DSP的外部FLASH引導

  • 電子產品世界,為電子工程師提供全面的電子產品信息和行業(yè)解決方案,是電子工程師的技術中心和交流中心,是電子產品的市場中心,EEPW 20年的品牌歷史,是電子工程師的網絡家園
  • 關鍵字: TMS320C6713B  DSP  Flash  

基于DSP和Modbus總線的智能斷路器控制器設計

  • 結合智能斷路器組網應用的需求,闡述了Modbus總線智能斷路器的軟硬件設計和實現。智能控制器采用Modbus通信協議實現網絡互聯,與上位監(jiān)控計算機實現網絡控制。實驗表明,系統(tǒng)可靠性高、實時性好,具有廣闊的應用前景。
  • 關鍵字: 斷路器  控制器  設計  智能  總線  DSP  Modbus  基于  通信協議  

基于FPGA+DSP的雷達回波發(fā)生器設計

  • 雷達回波發(fā)生器利用現代仿真技術生成蘊含雷達目標和環(huán)境信息的模擬雷達信號,用來對雷達系統(tǒng)進行性能測試和評估。根據通用性、靈活性要求,提出了一種基于DSP+FPGA的雷達回波發(fā)生器的設計方法;簡要介紹了設計思想,詳細闡述了系統(tǒng)的硬件組成和軟件設計,并給出了測試結果并總結了該雷達回波發(fā)生器的一些優(yōu)點。
  • 關鍵字: FPGA  DSP  雷達回波  發(fā)生器    

基于DSP的PDF417快速解碼終端的設計與實現

  • 基于DSP的PDF417快速解碼終端的設計與實現,設計并實現了一種基于DSP平臺的PDF417條碼快速解碼終端。該終端能對攝像頭采集的含有PDF417條碼的圖像進行復雜背景下條碼區(qū)域提取、條碼畸變校正等條碼圖像預處理,實現了復雜背景和不均勻光照條件下條碼的全方位快速讀取。
  • 關鍵字: 終端  設計  實現  解碼  快速  DSP  PDF417  基于  

基于DSP的CAN總線系統(tǒng)設計與實現

  • 基于DSP的CAN總線系統(tǒng)設計與實現,摘要:介紹了基于DSP的CAN控制器的設計及應用方法,利用該方法可以在波特率高達lMb/s的條件下穩(wěn)定、可靠地傳輸數據,而且延遲時間很少。實驗證明,利用TMS320F2812內嵌的CAN模塊來構成的硬件電路和軟件設計十分簡單
  • 關鍵字: 設計  實現  系統(tǒng)  總線  DSP  CAN  基于  
共3926條 156/262 |‹ « 154 155 156 157 158 159 160 161 162 163 » ›|

processor(dsp)介紹

您好,目前還沒有人創(chuàng)建詞條processor(dsp)!
歡迎您創(chuàng)建該詞條,闡述對processor(dsp)的理解,并與今后在此搜索processor(dsp)的朋友們分享。    創(chuàng)建詞條

熱門主題

Processor(DSP)    樹莓派    linux   
關于我們 - 廣告服務 - 企業(yè)會員服務 - 網站地圖 - 聯系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網安備11010802012473