首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> mcu-fpga

兆易創(chuàng)新推出GD32F5系列Cortex-M33內(nèi)核MCU

  • 業(yè)界領先的半導體器件供應商兆易創(chuàng)新GigaDevice近日宣布,正式推出基于Arm? Cortex?-M33內(nèi)核的GD32F5系列高性能微控制器,全面適配于能源電力、光伏儲能、工業(yè)自動化、PLC、網(wǎng)絡通訊設備、圖形顯示等應用場景。GD32F5系列高性能MCU具備顯著擴容的存儲空間、優(yōu)異的處理能效和豐富的接口資源,該系列MCU符合系統(tǒng)級IEC61508 SIL2功能安全標準,并且提供完整的軟硬件安全方案,能夠滿足工業(yè)市場對高可靠性和高安全性的需求。目前,該系列產(chǎn)品已可提供樣片,并將于5月正式量產(chǎn)供貨。GD3
  • 關鍵字: 兆易創(chuàng)新  GD32F5  Cortex-M33  MCU  

不復位調(diào)試的小技巧

  • 01 前言在產(chǎn)品開發(fā)時,經(jīng)常會碰到在測試過程中或設備出廠后才發(fā)現(xiàn)程序異常,但當重新對設備仿真調(diào)試時卻復現(xiàn)不出現(xiàn)場的問題,或者只能通過保存的日志信息艱難分析代碼運行到了何處而導致的異常。 遇到這種場景,也并非無路可循。原則上只要我們通過仿真器調(diào)試時,做到代碼不被重新下載覆蓋,MCU 不被復位,就可能保留當前程序運行的狀態(tài),讓 Bug 無處藏身。02 實現(xiàn)方法首先,我們將編譯完成的工程燒錄到 MCU,保證 MCU 中所運行的代碼與要仿真的工程代碼一致,這樣從 MCU 獲取的程序位置才能與調(diào)試符號信息
  • 關鍵字: MCU  復位  仿真器  

香港城市大學與香港中文大學合作研發(fā)出全球領先的微波光子芯片,比傳統(tǒng)電子處理器快 1000 倍且耗能更低

  • 香港城市大學(城大)電機工程學系王騁教授團隊與香港中文大學研究人員合作,開發(fā)出了全球領先的微波光子芯片,可運用光學進行超快模擬電子信號處理及運算。官方表示,團隊的研究成果不僅開辟了新的研究領域,即鈮酸鋰微波光子學,使微波光子芯片更小巧、具高訊號保真度與低延遲性能,也是芯片級模擬電子處理與運算引擎的突破。相關研究成果已經(jīng)以《集成鈮酸鋰微波光子處理引擎》為題發(fā)表在《自然》上。據(jù)介紹,這種芯片比傳統(tǒng)電子處理器的速度快 1000 倍,耗能更低,應用范圍廣泛,涵蓋 5/6G 無線通訊系統(tǒng)、高解析度雷達系統(tǒng)、人工智能
  • 關鍵字: 微波光子芯片  MCU  

Achronix以創(chuàng)新FPGA技術(shù)推動智能汽車與先進出行創(chuàng)新

  • 全球領先的高性能現(xiàn)場可編程門陣列(FPGA)和嵌入式FPGA(eFPGA)半導體知識產(chǎn)權(quán)(IP)提供商Achronix Semiconductor公司宣布,該公司參加了由私募股權(quán)和風險投資公司Baird Capital舉辦的“Baird車技術(shù)與出行大會(Baird Vehicle Technology & Mobility Conference)”。Achronix此舉是為了聯(lián)絡更多的創(chuàng)新者和投資者,共同推動更加先進的FPGA技術(shù)更廣泛地應用于智能汽車、自動駕駛、ADAS和其他先進出行方式。Bai
  • 關鍵字: Achronix  FPGA  智能汽車  

英特爾成立獨立FPGA公司Altera

  • 3月1日,英特爾宣布,成立全新的FPGA(現(xiàn)場可編程門陣列)半導體公司Altera,并計劃在未來兩到三年內(nèi)為Altera進行股票發(fā)行。據(jù)了解,2015年,英特爾斥資167億美元收購Altera,也是迄今為止該公司最大額的并購交易。Altera將致力于提供端到端的FPGA解決方案、易于使用的AI以及軟件工具,同時也加強了供應鏈的韌性,以在FPGA市場繼續(xù)保持領先地位。英特爾表示,Altera的產(chǎn)品組合將更加多元化,包含業(yè)界唯一內(nèi)置AI能力的FPGA。Altera FPGA在云端運算、數(shù)據(jù)中心、工業(yè)自動化、通
  • 關鍵字: 英特爾  FPGA  

芯原業(yè)界領先的嵌入式GPU IP賦能先楫高性能的HPM6800系列RISC-V MCU

  • 2024年3月4日,中國上海——芯原股份(芯原,股票代碼:688521.SH)今日宣布先楫半導體(簡稱“先楫”)的HPM6800系列新一代數(shù)字儀表顯示及人機界面系統(tǒng)應用平臺采用了芯原的高性能2.5D圖形處理器(GPU)IP。HPM6800系列產(chǎn)品基于RISC-V CPU內(nèi)核,具備高算力、低功耗、高集成度和出色的多媒體功能,適用于汽車儀表、人機交互界面(HMI),以及電子后視鏡(CMS)等需要復雜圖形處理、高分辨率顯示和高性能多媒體用戶界面的應用。 芯原支持OpenVG的2.5D GPU IP能夠
  • 關鍵字: 芯原  GPU IP  先楫  RISC-V MCU  

半導體公司如何填補不斷擴大的人才缺口

  • 半導體行業(yè)正處于一場高風險競賽的中心,人們普遍認識到芯片將是下一波增長和創(chuàng)新的引擎。從韓國到德國再到美國,公司紛紛宣布了大規(guī)模新工廠的計劃??傆?,從2023年到2030年,預計將有近1萬億美元的投資。這場全球擴張的狂潮可能會重新塑造這個行業(yè),并在全球范圍內(nèi)分散力量平衡。然而,制造能力只是方程式的一部分。在這個不斷發(fā)展的行業(yè)中,人才將是方程式的關鍵組成部分。公司必須確保他們能夠吸引和留住足夠的人才,以確保新建工廠在開始生產(chǎn)時能夠全力運轉(zhuǎn)。我們先前已經(jīng)指出了半導體公司在吸引和留住人才方面面臨的挑戰(zhàn)。然而,有太
  • 關鍵字: 半導體  MCU  國際  招聘  

英特爾宣布成立全新獨立運營的FPGA公司——Altera

  • 今天,英特爾宣布成立全新獨立運營的FPGA公司——Altera。在FPGA Vision線上研討會期間,首席執(zhí)行官Sandra Rivera和首席運營官Shannon Poulin進行了分享,展示其在超過550億美元的市場中保持領先性的戰(zhàn)略規(guī)劃,強調(diào)將通過打造集成AI功能的FPGA等舉措,進一步豐富公司的產(chǎn)品組合,同時亦表明將持續(xù)助力客戶應對不斷增加的挑戰(zhàn)。會上,Altera也作為新公司的品牌正式對外公布。Altera首席執(zhí)行官Sandra Rivera表示,“現(xiàn)階段,客戶正面臨日益復雜的技術(shù)挑戰(zhàn),而我們
  • 關鍵字: 英特爾  FPGA  Altera  

CPLD/FPGA 內(nèi)部結(jié)構(gòu)與原理

  • 可編程邏輯器件(Programmable Logic Device,PLD)起源于20世紀70年代,是在專用集成電路(ASIC)的基礎上發(fā)展起來的一種新型邏輯器件,是當今數(shù)字系統(tǒng)設計的主要硬件平臺,其主要特點就是完全由用戶通過軟件進行配置和編程,從而完成某種特定的功能,且可以反復擦寫。在修改和升級PLD時,不需額外地改變PCB電路板,只是在計算機上修改和更新程序,使硬件設計工作成為軟件開發(fā)工作,縮短了系統(tǒng)設計的周期,提高了實現(xiàn)的靈活性并降低了成本,因此獲得了廣大硬件工程師的青睞,形成了巨大的PLD產(chǎn)業(yè)規(guī)模
  • 關鍵字: FPGA  CPLD  

SPI協(xié)議,MCP2515裸機驅(qū)動詳解,收藏吧用得著

  • SPI概述Serial Peripheral interface 通用串行外圍設備接口是Motorola首先在其MC68HCXX系列處理器上定義的。SPI接口主要應用在 EEPROM,F(xiàn)LASH,實時時鐘,AD轉(zhuǎn)換器,還有數(shù)字信號處理器和數(shù)字信號解碼器之間。SPI,是一種高速的,全雙工,同步的通信總線,并且在芯片的管腳上只占用四根線,節(jié)約了芯片的管腳,同時為PCB的布局上節(jié)省空間。SPI特點采用主-從模式(Master-Slave) 的控制方式SPI 規(guī)定了兩個 SPI 設備之間通信必須由主設備 (Mas
  • 關鍵字: SPI  串口協(xié)議  MCU  

ESP32的功耗如何降低?

  • ESP32 是一款集成了 Wi-Fi 和藍牙功能的低功耗芯片,它可以根據(jù)不同的工作模式和配置選項來調(diào)節(jié)其功耗。根據(jù)我搜索到的信息ESP32 功耗的要點:ESP32 提供了五種可配置的電源模式,分別是活動模式、調(diào)制解調(diào)器睡眠模式、淺睡眠模式、深度睡眠模式和休眠模式。每種電源模式都有其獨特的功能和節(jié)能特性,例如在深度睡眠模式下,ESP32 的功耗可以降低到約 0.15 mA1,而在休眠模式下,ESP32 的功耗可以降低到約 2.5 μA。ESP32 的功耗還受到其時鐘源、CPU 主頻、外圍設備、Wi-Fi 和
  • 關鍵字: MCU  ESP32  

淺談因電遷移引發(fā)的半導體失效

  • 前言半導體產(chǎn)品老化是一個自然現(xiàn)象,在電子應用中,基于環(huán)境、自然等因素,半導體在經(jīng)過一段時間連續(xù)工作之后,其功能會逐漸喪失,這被稱為功能失效。半導體功能失效主要包括:腐蝕、載流子注入、電遷移等。其中,電遷移引發(fā)的失效機理最為突出。技術(shù)型授權(quán)代理商Excelpoint世健的工程師Wolfe Yu在此對這一現(xiàn)象進行了分析。?1、?背景從20世紀初期第一個電子管誕生以來,電子產(chǎn)品與人類的聯(lián)系越來越緊密,特別是進入21世紀以來,隨著集成電路的飛速發(fā)展,人們對電子產(chǎn)品的需求也變得愈加豐富。隨著電子
  • 關鍵字: 電遷移  半導體失效  世健  Microchip  Flash FPGA  

2024年FPGA將如何影響AI?

  • 隨著新一年的到來,科技界有一個話題似乎難以避開:人工智能。事實上,各家公司對于人工智能談論得如此之多,沒有熱度才不正常!在半導體領域,大部分對于AI的關注都集中在GPU或?qū)S肁I加速器芯片(如NPU和TPU)上。但事實證明,有相當多的組件可以直接影響甚至運行AI工作負載。FPGA就是其中之一。對于那些了解FPGA靈活性和可編程性的人來說,這并不令人驚訝,但對許多其他人來說,這兩者之間的聯(lián)系可能并不明顯。問題的關鍵在于通過軟件讓一些經(jīng)典的AI開發(fā)工具(如卷積神經(jīng)網(wǎng)絡(CNN))針對FPGA支持的可定制電路設
  • 關鍵字: FPGA  AI  萊迪思  

Verilog HDL基礎知識9之代碼規(guī)范示例

  • 2.Verilog HDL 代碼規(guī)范 模板示例//******************************************************** // //   Copyright(c)2016, ECBC  //   All rights reserved // //   File name    
  • 關鍵字: FPGA  verilog HDL  代碼規(guī)范  

Verilog HDL基礎知識9之代碼規(guī)范

  • 1.RTL CODE 規(guī)范1.1標準的文件頭在每一個版塊的開頭一定要使用統(tǒng)一的文件頭,其中包括作者名,模塊名,創(chuàng)建日期,概要,更改記錄,版權(quán)等必要信息。 統(tǒng)一使用以下的文件頭:其中*為必需的項目//******************************************************** // //   Copyright(c)2016, ECBC  //   All rights&nbs
  • 關鍵字: FPGA  verilog HDL  代碼規(guī)范  
共9904條 13/661 |‹ « 11 12 13 14 15 16 17 18 19 20 » ›|

mcu-fpga介紹

您好,目前還沒有人創(chuàng)建詞條mcu-fpga!
歡迎您創(chuàng)建該詞條,闡述對mcu-fpga的理解,并與今后在此搜索mcu-fpga的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關于我們 - 廣告服務 - 企業(yè)會員服務 - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473