lattice 文章 進入lattice技術社區(qū)
Altera MAX10: 時鐘分頻
- 時鐘分頻在之前的實驗中我們已經熟悉了小腳丫的各種外設,掌握了verilog的組合邏輯設計,接下來我們將學習時序邏輯的設計。====硬件說明====時鐘信號的處理是FPGA的特色之一,因此分頻器也是FPGA設計中使用頻率非常高的基本設計之一。一般在FPGA中都有集成的鎖相環(huán)可以實現各種時鐘的分頻和倍頻設計,但是通過語言設計進行時鐘分頻是最基本的訓練,在對時鐘要求不高的設計時也能節(jié)省鎖相環(huán)資源。在本實驗中我們將實現任意整數的分頻器,分頻的時鐘保持50%占空比。1,偶數分頻:偶數倍分頻相對簡單,比較容易理解。通
- 關鍵字: 時序邏輯 時鐘分頻 FPGA Lattice Diamond 小腳丫
Lattice MXO2: 時鐘分頻
- 時鐘分頻在之前的實驗中我們已經熟悉了小腳丫的各種外設,掌握了verilog的組合邏輯設計,接下來我們將學習時序邏輯的設計。硬件說明時鐘信號的處理是FPGA的特色之一,因此分頻器也是FPGA設計中使用頻率非常高的基本設計之一。一般在FPGA中都有集成的鎖相環(huán)可以實現各種時鐘的分頻和倍頻設計,但是通過語言設計進行時鐘分頻是最基本的訓練,在對時鐘要求不高的設計時也能節(jié)省鎖相環(huán)資源。在本實驗中我們將實現任意整數的分頻器,分頻的時鐘保持50%占空比。1,偶數分頻:偶數倍分頻相對簡單,比較容易理解。通過計數器計數是完
- 關鍵字: 時序邏輯 時鐘分頻 FPGA Lattice Diamond 小腳丫
Altera MAX10: 2位7段數碼管顯示
- 數碼管顯示本實驗將會讓你熟悉小腳丫上最后一種有意思的外設七段數碼管。====硬件說明====數碼管是工程設計中使用很廣的一種顯示輸出器件。一個7段數碼管(如果包括右下的小點可以認為是8段)分別由a、b、c、d、e、f、g位段和表示小數點的dp位段組成。實際是由8個LED燈組成的,控制每個LED的點亮或熄滅實現數字顯示。通常數碼管分為共陽極數碼管和共陰極數碼管,結構如下圖所示:圖1 共陽極、共陰極數碼管共陰8段數碼管的信號端低電平有效,而共陽端接高電平有效。當共陽端接高電平時只要在各個位段上加上相應的低電平
- 關鍵字: 數碼管 FPGA Lattice Diamond 小腳丫
Lattice MXO2: 2位7段數碼管顯示
- 數碼管顯示本實驗將會讓你熟悉小腳丫上最后一種有意思的外設七段數碼管。硬件說明數碼管是工程設計中使用很廣的一種顯示輸出器件。一個7段數碼管(如果包括右下的小點可以認為是8段)分別由a、b、c、d、e、f、g位段和表示小數點的dp位段組成。實際是由8個LED燈組成的,控制每個LED的點亮或熄滅實現數字顯示。通常數碼管分為共陽極數碼管和共陰極數碼管,結構如下圖所示:圖1 共陽極、共陰極數碼管共陰8段數碼管的信號端低電平有效,而共陽端接高電平有效。當共陽端接高電平時只要在各個位段上加上相應的低電平信號就可以使相應
- 關鍵字: 數碼管顯示 FPGA Lattice Diamond 小腳丫
Altera MAX10: 3-8譯碼器
- 在這個實驗里我們將學習如何用Verilog來實現組合邏輯。====硬件說明====組合邏輯電路是數字電路的重要部分,電路的輸出只與輸入的當前狀態(tài)相關的邏輯電路,常見的有選擇器、比較器、譯碼器、編碼器、編碼轉換等等。在本實驗里以最常見的3-8譯碼器為例說明如何用Verilog實現。3-8譯碼器的真值表如下:從前面的實驗可以知道,當FPGA輸出信號到LED為高電平時LED熄滅,反之LED變亮。同時我們可以以開關的信號模擬3-8譯碼器的輸入,這樣控制開關我們就能控制特定的LED變亮。====Verilog代碼=
- 關鍵字: 組合邏輯 FPGA Lattice Diamond Verilog
Lattice MXO2: 3-8譯碼器
- 在這個實驗里我們將學習如何用Verilog來實現組合邏輯。硬件說明組合邏輯電路是數字電路的重要部分,電路的輸出只與輸入的當前狀態(tài)相關的邏輯電路,常見的有選擇器、比較器、譯碼器、編碼器、編碼轉換等等。在本實驗里以最常見的3-8譯碼器為例說明如何用Verilog實現。3-8譯碼器的真值表如下:從前面的實驗可以知道,當FPGA輸出信號到LED為高電平時LED熄滅,反之LED變亮。同時我們可以以開關的信號模擬3-8譯碼器的輸入,這樣控制開關我們就能控制特定的LED變亮。Verilog代碼// *****
- 關鍵字: 組合邏輯 FPGA Lattice Diamond Verilog
Altera MAX10: 點亮RGB三色燈
- 在這個實驗里我們將學習控制小腳丫STEP-MAX10上的RGB三色LED的顯示,基本的原理和點亮LED是相似的。====硬件說明====STEP-MXO2 V2開發(fā)板上面有兩個三色LED,我們也可以用按鍵或者開關控制三色LED的顯示。這是開發(fā)板上的2個三色LED,采用的是共陽極的設計,RGB三種信號分別連接到FPGA的引腳,作為FPGA輸出信號控制。當FPGA輸出低電平時LED變亮,當FPGA輸出高電平時LED熄滅,當兩種或者三種顏色變亮時會混合出不同顏色,一共能產生8種顏色。====Verilog代碼=
- 關鍵字: 三色RGBLED FPGA Lattice Diamond 小腳丫
Lattice MXO2: 點亮RGB三色燈
- 在這個實驗里我們將學習控制小腳丫STEP-MXO2上的RGB三色LED的顯示,基本的原理和點亮LED是相似的。硬件說明STEP-MXO2 V2開發(fā)板上面有兩個三色LED,我們也可以用按鍵或者開關控制三色LED的顯示。這是開發(fā)板上的2個三色LED,采用的是共陽極的設計,RGB三種信號分別連接到FPGA的引腳,作為FPGA輸出信號控制。當FPGA輸出低電平時LED變亮,當FPGA輸出高電平時LED熄滅,當兩種或者三種顏色變亮時會混合出不同顏色,一共能產生8種顏色。Verilog代碼// ******
- 關鍵字: 三色RGBLED FPGA Lattice Diamond 小腳丫
Altera MAX10: 點亮LED燈
- 恭喜你拿到我們的小腳丫開發(fā)板,在這個系列教程里你將更深入學習FPGA的設計同時更深入了解我們的小腳丫。如果你還沒有開始使用小腳丫,也可以從這里一步一步開始你的可編程邏輯學習。請先準備好軟硬件文檔,因為FPGA的設計是和硬件息息相關,會經常用到這些文檔。你還必須先安裝好Quartus Prime設計工具,這是用小腳丫STEP-MAX10必須用到的。 硬件說明STEP-MAX10開發(fā)板雖然很小巧,上面也集成了不少外設,在本實驗里我們就看看如何用FPGA控制簡單外設,如何用按鍵或者開關控制LED的亮和
- 關鍵字: LED FPGA Lattice Diamond 小腳丫
Lattice MXO2: 點亮LED燈
- 恭喜你拿到我們的小腳丫開發(fā)板,在這個系列教程里你將更深入學習FPGA的設計同時更深入了解我們的小腳丫。如果你還沒有開始使用小腳丫,也可以從這里一步一步開始你的可編程邏輯學習。請先到云盤準備好軟硬件文檔,因為FPGA的設計是和硬件息息相關,會經常用到這些文檔。你還必須先安裝好Diamond設計工具,這是用小腳丫STEP-MXO2必須用到的。1. 硬件說明STEP-MXO2 V2開發(fā)板雖然很小巧,上面也集成了不少外設,在本實驗里我們就看看如何用FPGA控制簡單外設,如何用按鍵或者開關控制LED的亮和滅。這是開
- 關鍵字: LED FPGA Lattice Diamond 小腳丫
實驗22 4位串行累加器
- 實驗目的(1)熟悉和掌握FPGA開發(fā)流程和Lattice Diamond軟件使用方法;(2)通過實驗了解累加器的意義及原理方法(3)掌握使用Verilog HDL語言基于FPGA實現累加器的原理及實現方法實驗任務設計一個4位串行累加器,電路原理框圖如圖所示,在開關K處設置串行輸入數據,在CP端輸入8個脈沖,將完成一次,兩個四位串行數據的相加,結果存D-A中。實驗原理根據上述電路框圖,可以分割系統(tǒng)任務。累加器是一個具有特殊功能的二進制寄存器,可以存放計算產生的中間結果,省去了計算單元的讀取操作,能加快計算單
- 關鍵字: 累加器 FPGA Lattice Diamond Verilog HDL
實驗21:智力競賽搶答器
- 實驗目的(1)熟悉和掌握FPGA開發(fā)流程和Lattice Diamond軟件使用方法;(2)通過實驗理解和掌握搶答器原理;(3)學習用Verilog HDL描述方法描述搶答器。實驗任務本實驗的任務是設計一個智力競賽搶答器,帶復位和主持人控制功能。一共4組選手,用開關k1,k2,k3,k4表示主持人復位開始搶答,獲得搶答的選手顯示對應led,答題時間超過30秒報警每位選手初始分數5分(RESET復位),主持人控制加分減分按鍵,每次增加或減少1分(最多9分),答題選手分數顯示在數碼管實驗原理根據搶答器的功能,
- 關鍵字: 搶答器 FPGA Lattice Diamond Verilog HDL
實驗20:步進電機2
- 實驗目的(1)熟悉和掌握FPGA開發(fā)流程和Lattice Diamond軟件使用方法;(2)通過實驗理解和掌握步進電機技術與實現方法;(3)學習用Verilog HDL行為描述方法描述步進電機。實驗任務本實驗的任務設計一個步進電機運行控制電路,A、B、C、D分別表示步進電機的四相繞組,步進電機按四相四拍的方式運行。如要求電機正傳時,控制端T=1,電機的四相繞組的通電順序為AC—DA—BD—CB—AC……如要求電機反傳時,控制端T=0,電機的四相繞組的通電順序為AC—CB—BD—DA—AC……。實驗原理為了
- 關鍵字: 步進電機 FPGA Lattice Diamond Verilog HDL
實驗19:步進電機1
- 實驗目的(1)熟悉和掌握FPGA開發(fā)流程和Lattice Diamond軟件使用方法;(2)通過實驗理解和掌握步進電機的原理和設計方法;(3)學習用Verilog HDL描述一個步進電機電路。實驗任務本實驗的任務是設計控制四相繞組的步進電機電機正轉、反轉、停止的控制電路。要求如下:電機運轉規(guī)律為:正轉30s→停10s→反轉30s→停10s→正轉30s……實驗原理步進電機是將電脈沖信號轉變?yōu)榻俏灰苹蚓€位移的開環(huán)控制元步進電機件。當電流流過定子繞組時,定子繞組產生一矢量磁場。該磁場會帶動轉子旋轉一角度,使得轉
- 關鍵字: 步進電機 FPGA Lattice Diamond Verilog HDL
實驗18:秒表計數器
- 實驗目的(1)熟悉和掌握FPGA開發(fā)流程和Lattice Diamond軟件使用方法;(2)通過實驗理解和掌握計數器原理;(3)掌握用Verilog HDL數據流和行為級描述寄存器單元的方法。實驗任務設計簡單秒表(60進制),并要求帶啟動、復位、暫停功能。實驗原理如下所示,秒表(60進制)即顯示從00到59循環(huán)跳轉計數。并且通過開關設置,達到復位至00,任意時刻暫停和啟動的功能。我們通過將開發(fā)板的12M晶振分頻(參考分頻程序)出1Hz的計時頻率,實現秒鐘的效果。將clk_1s的上升沿作為觸發(fā)信號計時。通過
- 關鍵字: 秒表計數器 FPGA Lattice Diamond Verilog HDL
lattice介紹
萊迪思(Lattice)半導體公司提供業(yè)界最廣范圍的現場可編程門陣列(FPGA)、可編程邏輯器件(PLD)及其相關軟件,包括現場可編程系統(tǒng)芯片(FPSC)、復雜的可編程邏輯器件(CPLD),可編程混合信號產品(ispPAC?)和可編程數字互連器件(ispGDX?)。萊迪思還提供業(yè)界領先的SERDES產品。 FPGA和PLD是廣泛使用的半導體元件,最終用戶可以將其配置成特定的邏輯電路,從而縮短設 [ 查看詳細 ]
相關主題
熱門主題
關于我們 -
廣告服務 -
企業(yè)會員服務 -
網站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網安備11010802012473