首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> fpga soc

米級差分導航模塊技術成熟 精度提升至1米

  •   5月22日從第五屆中國衛(wèi)星導航學術年會中獲悉,由泰斗微電子科技有限公司研發(fā)的低成本米級差分定位導航模塊已具備大規(guī)模應用的基礎。通過該產(chǎn)品可使導航定位精度由目前的10米提升至1米左右。   “目前該產(chǎn)品在技術、產(chǎn)能等方面均已成熟。只待配套基礎設施如地基增強站的跟進,就能實現(xiàn)大規(guī)模應用。”該公司副總經(jīng)理孫功憲表示,目前我國正大力推進地基增強站的建設,預計不久后便能滿足其應用需求。   據(jù)介紹,為適應多樣化、細分化的市場需求,泰斗微電子自主研發(fā)了這項產(chǎn)品。模塊內(nèi)部集成了該公司自主
  • 關鍵字: SOC  基帶  

京微雅格推出國內(nèi)首款低功耗FPGA芯片CME-HR(黃河)系列

  •   日前,京微雅格(北京)科技有限公司宣布適時推出了黃河系列CAP(可編程應用平臺)HR系列,以迎合低功耗,小封裝及靈活的應用場景需求?! ?jù)京微雅格產(chǎn)品市場總監(jiān)竇祥峰介紹,其產(chǎn)品特點如下: CME-HR系列低功耗FPGA采用40納米臺聯(lián)電低功耗工藝,靜態(tài)最低功耗可達35.2uW,最小封裝WLCSP16僅1.5mm*1.5mm。  該系列產(chǎn)品主要面向手持類或其它移動便攜式終端與設備的相關應用領域,該領域要求具備遠程升級、動態(tài)配置和功耗管理等功能,滿足LTE及未來的5G智能手機、便攜式智能終端(Tablet
  • 關鍵字: 京微雅格  CAP  FPGA  

一種基于DSP與FPGA的高速通信接口設計方案

  • 在雷達信號處理、數(shù)字圖像處理等領域中,信號處理的實時性至關重要。由于FPGA芯片在大數(shù)據(jù)量的底層算法處理上的優(yōu)勢及DSP芯片在復雜算法處理上的優(yōu)勢,DSP+FPGA的實時信號處理系統(tǒng)的應用越來越廣泛。ADI公司的TigerSHARC系列DSP芯片浮點處理性能優(yōu)越,故基于這類。DSP的DSP+FPGA處理系統(tǒng)正廣泛應用于復雜的信號處理領域。同時在這類實時處理系統(tǒng)中,F(xiàn)PGA與DSP芯片之間數(shù)據(jù)的實時通信至關重要。 TigerSHARC系列DSP芯片與外部進行數(shù)據(jù)通信主要有兩種方式:總線方式和鏈路口方式。鏈
  • 關鍵字: DSP  FPGA  

基于FPGA的自適應均衡器算法實現(xiàn)

  • 摘要:近年來,自適應均衡技術在通信系統(tǒng)中的應用日益廣泛,利用自適應均衡技術在多徑環(huán)境中可以有效地提高數(shù)字接收機的性能。為了適應寬帶數(shù)字接收機的高速率特點,本文闡述了自適應均衡器的原理并對其進行改進。最后使用FPGA芯片和Verilog HDL設計實現(xiàn)了自適應均衡器并仿真驗證了新方法的有效性。 信道均衡技術(Channel equalization)是指為了提高衰落信道中的通信系統(tǒng)的傳輸性能而采取的一種抗衰落措施。它主要是減小信道的多徑時延帶來的碼間串擾(ISI)問題。其原理是對信道或整個傳輸系統(tǒng)特性進行
  • 關鍵字: FPGA  LMS  

京微雅格率先推出國內(nèi)首款低功耗FPGA芯片

  • 京微雅格的HR系列FPGA芯片已經(jīng)能夠提供EVB,并預計今年第三季度大規(guī)模量產(chǎn),已成為世界上除美國外唯一自主研發(fā)并成功量產(chǎn)FPGA產(chǎn)品的公司。
  • 關鍵字: 京微雅格  FPGA  

在云端,還好嗎?

  •   十四個月之前,我參加了一次Plunify的媒體沙龍活動,寫了一篇名為《云時代才剛剛開始》的文章,談了一點我對把芯片設計結合云計算和對Plunify這家創(chuàng)業(yè)公司的看法。那時候,Plunify主推的業(yè)務是租用亞馬遜的服務器資源,搭建一個FPGA開發(fā)的云端平臺,讓設計公司可以把設計方案上傳到云端來仿真,以節(jié)省大量的時間,同時也避開了自建云的昂貴成本?! ∫荒赀^去了,我終于又有機會和Plunify做一次更加深入的交流,看看Plunify在中國大陸市場的深水里摸了一年石頭后,到底有沒有摸到魚。  Plunify
  • 關鍵字: Plunify  云端  FPGA  InTime  

逐夢十年賽靈思

  •   時間都去哪了?當公司全球上下熱烈慶祝成立30周年的時候, 回首我在賽靈思竟然也已有十載。從上海到北京,從新天地到盤古大觀,從北京最開始幾個人的小辦事處到今天數(shù)十人數(shù)千規(guī)模的北京公司,我有幸見證了賽靈思在中國的巨大發(fā)展和變遷,但不變的是這份工作帶來的強大吸引力和提供給大家的實現(xiàn)夢想的舞臺。   賽靈思是我的第一份工作,一做就做了十年。很多周圍的同學朋友都已經(jīng)換了多家公司,也有很多在高校都成了學術帶頭人,教授, 也不停地有獵頭和朋友追問我為什么不愿意動一動。 我清楚我的執(zhí)著和堅守來源于公司人性化和平等的
  • 關鍵字: 賽靈思  FPGA  PAE  

IC驗證進入“驗證3.0時代”

  •   當前,IC設計的驗證環(huán)節(jié)已成為IC設計的瓶頸,一家企業(yè)的驗證水平直接影響了新產(chǎn)品的推出速度;而且驗證方法也到了瓶頸,需要新方法迅速提升驗證效率。   近日,Mentor Graphics公司董事長兼CEO Walden C. Rhines在美國總部稱,IC驗證正進入“驗證3.0時代,即系統(tǒng)時代,軟硬件協(xié)同驗證。   原因是當今SoC更復雜,諸如系統(tǒng)中含有多個嵌入式內(nèi)核,異構處理器,復雜的內(nèi)部互聯(lián),共享存儲器,片上芯片(NoC)及多級緩存。   與此同時,隨著工藝制程節(jié)點的不斷
  • 關鍵字: IC  Mentor   SoC  

基于VHDL和QuartusⅡ的數(shù)字電子鐘設計與實現(xiàn)

  • 摘要:采用FPGA進行的數(shù)字電路設計具有更大的靈活性和通用性,已成為目前數(shù)字電路設計的主流方法之一。本文給出一種基于FPGA的數(shù)字鐘設計方案。該方案采用VHDL設計底層模塊,采用電路原理圖設計頂層系統(tǒng)。整個系統(tǒng)在QuartusⅡ開發(fā)平臺上完成設計、編譯和仿真,并在FPGA硬件實驗箱上進行測試。測試結果表明該設計方案切實可行。 EDA(Electronic Design Automation)又名電子設計自動化,其基本特征是:以超大規(guī)??删幊踢壿嬈骷鏔PGA,為設計載體,以硬件描述語言,如VHDL,為
  • 關鍵字: FPGA  QuartusⅡ  

微電子所的技術“集市”

  • 國家對集成電路產(chǎn)業(yè)發(fā)展有著迫切需求,微電子行業(yè)要發(fā)展,必須建立一個聯(lián)合攻關的體制:企業(yè)是產(chǎn)業(yè)發(fā)展的主力軍,研究所是技術創(chuàng)新的“尖兵”,必須解決科技與產(chǎn)業(yè)的有效結合。微電子所開放日活動給了大家一個啟示......
  • 關鍵字: 微電子所  SOC  

All Programmable平臺讓FPGA市場大有可為

  • 曾有句話這樣說到:“當你認為設計完美的時候,不是因為沒有什么可以加,而是你不能再去除什么?!边@話用在FPGA上是再合適不過了。從簡單的邏輯集成到現(xiàn)在集成ARM核、DSP、模擬電路、存儲器等無所不包的系統(tǒng)級集成,從純硬件開發(fā)到可以用C、C++或System C來開發(fā),從此前價格高昂到現(xiàn)在低成本低功耗,從工藝的跟隨到成為先進工藝的引領和3D IC的成功,從傳統(tǒng)的通信、工業(yè)和軍工等應用向消費電子、醫(yī)療電子、汽車電子、嵌入式市場等擴展,F(xiàn)PGA成為擴充我們想像力的“先鋒”。
  • 關鍵字: 賽靈思  FPGA  All Programmable  

迎接All Programmable的浪潮

  • 您有沒有留意到賽靈思的logo下面有兩個英文單詞——“All Programmable”? 這代表了什么?眾所周知,賽靈思一直是FPGA行業(yè)的領頭羊。那么未來呢?未來具有無限的可能性,但是All Programmable無疑是賽靈思正在全力推動的轉型。All Programmable SoC無疑是這個轉型的代表之作,Zynq這個革命性的產(chǎn)品,也就應運而生了。我和賽靈思的緣分也由此開始。
  • 關鍵字: 賽靈思  FPGA  Zynq  

28nm時代將進一步蠶食ASIC

  • 在FPGA領域,我們再次聞到了沉重的火藥味。2010年中國農(nóng)歷新年前后,F(xiàn)PGA的28nm交響曲奏響。
  • 關鍵字: 賽靈思  ASIC  FPGA  28nm  

不想荒廢你的大學生活吧?看看牛人是怎樣成為電子學霸的!

  •   寫這篇文章的時候,我正處于碩士研究生畢業(yè)論文的準備階段,眼睜睜看著我的大學生活即將畫上句號,再看看身邊有很多低年級的學生們一天天把時間白白荒費掉,我在心里替他們惋惜,在即將結束我的大學生活之際,我將我的大學幾年的有意義的生活與大家分享,看過這篇文章后也許能讓那些有夢想的同學為了實現(xiàn)自己的人生目標少走些彎路,大家要相信,大學校園——將為你提供一生最好的學習環(huán)境。   我高中畢業(yè)于新疆伊寧市三中,2002年考入哈爾濱工程大學信息與通信工程學院電子信息工程專業(yè),2006年以創(chuàng)新人才
  • 關鍵字: DSP  ARM  FPGA/CPLD  

大神教你如何做好邏輯設計

  •   規(guī)范很重要   工作過的朋友肯定知道,公司里是很強調(diào)規(guī)范的,特別是對于大的設計(無論軟件還是硬件),不按照規(guī)范走幾乎是不可實現(xiàn)的。邏輯設計也是這樣:如果不按規(guī)范做的話,過一個月后調(diào)試時發(fā)現(xiàn)有錯,回頭再看自己寫的代碼,估計很多信號功能都忘了,更不要說檢錯了;如果一個項目做了一半一個人走了,接班的估計得從頭開始設計;如果需要在原來的版本基礎上增加新功能,很可能也得從頭來過,很難做到設計的可重用性。   在邏輯方面,我覺得比較重要的規(guī)范有這些:   1.設計必須文檔化。要將設計思路,詳細實現(xiàn)等寫入文檔
  • 關鍵字: FPGA  時序  電路  
共7947條 188/530 |‹ « 186 187 188 189 190 191 192 193 194 195 » ›|

fpga soc介紹

您好,目前還沒有人創(chuàng)建詞條fpga soc!
歡迎您創(chuàng)建該詞條,闡述對fpga soc的理解,并與今后在此搜索fpga soc的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關于我們 - 廣告服務 - 企業(yè)會員服務 - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473