fpga soc 文章 進(jìn)入fpga soc技術(shù)社區(qū)
全高級駕駛員感知系統(tǒng)和All Programmable SoC

- 道路安全從摩爾定律中受益良多,處理能力的提升以及 CMOS 圖像傳感器 (CIS) 和其他傳感器技術(shù)的發(fā)展,讓車輛制造商得以推出高級駕駛員感知系統(tǒng) (ADAS)。ADAS 能增強(qiáng)駕駛員對周邊環(huán)境的感知,減少發(fā)生碰撞的概率。部分系統(tǒng)還能夠監(jiān)控駕駛員并向駕駛員發(fā)出告警,例如在駕駛員打盹時?! DAS 還越來越多地接手控制(或為無人駕駛系統(tǒng)提供信息),從而為駕駛員提供泊車輔助、車道輔助和自適應(yīng)巡航控制等功能方面的協(xié)助?! ?nbsp;&
- 關(guān)鍵字: SoC ADAS
如何用 All Programmable SoC 優(yōu)化AR解決方案

- 研究顯示人類通過視覺與世界互動時,處理圖像的速度比處理書面文本等其他不同形式的信息要快許多倍。增強(qiáng)現(xiàn)實 (AR) 類似于其近親虛擬現(xiàn)實(VR),能讓用戶增強(qiáng)對周邊環(huán)境的洞察。它們之間的主要的區(qū)別是,AR 借助文本或其他可視對象等虛擬對象可豐富或增強(qiáng)自然界。這樣能讓 AR 系統(tǒng)的用戶安全、更高效地與他們的環(huán)境互動。這與用戶沉浸在人工創(chuàng)建的環(huán)境中的虛擬現(xiàn)實不同。增強(qiáng)現(xiàn)實和虛擬的結(jié)合常被描述為為用戶呈現(xiàn)混合現(xiàn)實 (MR)。我們中的許多人在日常生活中
- 關(guān)鍵字: SoC AR
內(nèi)嵌Xilinx FPGA,由VisualApllet編程實現(xiàn)顛覆性嵌入式機(jī)器視覺系統(tǒng)

- 背景: 早在2014年,All?Programmable技術(shù)和器件的全球領(lǐng)先的Xilinx公司聯(lián)手生態(tài)合作伙伴德國Silicon?Software公司推出了Silicon?Software公司的VisualApplet軟件平臺。這套軟件平臺針對Xilinx?Zynq-7000?All?Programmable?SoC實現(xiàn)了一個圖像化FPGA設(shè)計和編程的環(huán)境。之后此平臺幾乎顛覆了傳統(tǒng)的嵌入式機(jī)器視覺系統(tǒng),為那些從事和尋找先進(jìn)的、高性
- 關(guān)鍵字: Xilinx FPGA
人工智能熱潮興 推升SoC存儲器測試需求
- 人工智能(AI)將引發(fā)存儲器測試需求。AI發(fā)展持續(xù)升溫,深度學(xué)習(xí)(Deep learning)更是當(dāng)中成長最為快速的領(lǐng)域,改變了電腦在現(xiàn)實世界中觀看、傾聽與認(rèn)知事物的方式,并逐漸應(yīng)用于智能手機(jī)、穿戴式裝置及自動駕駛汽車等領(lǐng)域中?,F(xiàn)在已有許多芯片供應(yīng)商對深度學(xué)習(xí)的興趣不斷增加,也意味著系統(tǒng)單芯片(SoC)對于存儲器的需求量將會大增,進(jìn)而帶動存儲器測試需求。 深度學(xué)習(xí)可協(xié)助電腦理解影像、聲音和文字等數(shù)據(jù),模仿神經(jīng)網(wǎng)路的運算模式,以多節(jié)點、分層的運算來分析圖片上的特征,最低層的節(jié)點只計算每一個像素上的
- 關(guān)鍵字: 人工智能 SoC
經(jīng)驗總結(jié):電路設(shè)計的誤區(qū)
- 現(xiàn)象一:這板子的PCB設(shè)計要求不高,就用細(xì)一點的線,自動布吧 點評:自動布線必然要占用更大的PCB面積,同時產(chǎn)生比手動布線多好多倍的過孔,在批量很大的產(chǎn)品中,PCB廠家降價所考慮的因素除了商務(wù)因素外,就是線寬和過孔數(shù)量,它們分別影響到PCB的成品率和鉆頭的消耗數(shù)量,節(jié)約了供應(yīng)商的成本,也就給降價找到了理由。 現(xiàn)象二:這些總線信號都用電阻拉一下,感覺放心些。 點評:信號需要上下拉的原因很多,但也不是個個都要拉。上下拉電阻拉一個單純的輸入信號,電流也就幾十微安以下,但拉一個被驅(qū)動了的信號,其電流將達(dá)
- 關(guān)鍵字: FPGA PCB
用于RF收發(fā)器的簡單基帶處理器

- 本文詳細(xì)地描述了RF基帶處理器的一般設(shè)計原則,并使用ADI公司的AD9361 FPGA參考設(shè)計討論了BBP的實際硬件實施。本文中提出的相關(guān)基帶處理器允許對數(shù)據(jù)進(jìn)行處理,以使其在兩個RF系統(tǒng)之間進(jìn)行無線傳輸。
- 關(guān)鍵字: RF基帶 BBP AD9361 FPGA 201701
便攜式伺服機(jī)構(gòu)靜態(tài)測試儀的系統(tǒng)設(shè)計

- 本文基于某火箭配套各級伺服機(jī)構(gòu)產(chǎn)品油面電壓及充氣壓力的靜態(tài)測試,設(shè)計了一套便攜式伺服機(jī)構(gòu)靜態(tài)檢測儀。系統(tǒng)硬件采用模塊化設(shè)計,分為數(shù)據(jù)采集模塊、數(shù)據(jù)顯示存儲模塊和供電模塊,采用FPGA+A/D芯片的方案對高速數(shù)據(jù)采集處理和控制,基于AM3359的嵌入式單板機(jī)開發(fā)平臺對數(shù)據(jù)進(jìn)行存儲和實時顯示,供電使用鉛酸電池;系統(tǒng)軟件采用基于Labview2011虛擬儀器技術(shù),軟件按功能分為數(shù)據(jù)采集模塊、數(shù)據(jù)處理模塊、數(shù)據(jù)存儲模塊和錯誤處理模塊。系統(tǒng)具有測量精度高,實時性好,操作簡單和便攜等優(yōu)點,滿足伺服機(jī)構(gòu)的生產(chǎn)、試驗、外
- 關(guān)鍵字: FPGA 便攜式 模塊化 201701
高云半導(dǎo)體發(fā)布FPGA軟件在線Debug工具—在線邏輯分析儀GAO

- 廣東高云半導(dǎo)體科技股份有限公司(以下簡稱“高云半導(dǎo)體”)近日宣布:高云半導(dǎo)體擁有完全自主知識產(chǎn)權(quán)的FPGA設(shè)計軟件—云源?軟件設(shè)計系統(tǒng)發(fā)布在線Debug工具—在線邏輯分析儀Gowin?Analysis?Oscilloscope(簡稱:GAO)。? 作為云源?軟件設(shè)計系統(tǒng)集成的實時在線Debug工具,GAO可為用戶實時監(jiān)測硬件電路的邏輯電平(高電平或低電平)并加以存儲,同時以時序波形圖直觀顯示,便于用戶快速檢測、分析電路設(shè)計中的錯誤?! 癎AO是高云半導(dǎo)體為方便用戶設(shè)計
- 關(guān)鍵字: 高云 FPGA
無線與微控制器一舉合成 無線SOC助攻智能照明應(yīng)用

- 智能照明系統(tǒng)是目前照明行業(yè)熱門的研究對象之一,在無線技術(shù)上除了藍(lán)牙、WiFi、ZigBee外Sub-GHz技術(shù)也是一個不錯的選擇。 在設(shè)計一個基于Sub-GHz的無線智能照明系統(tǒng)時,最好是選擇一款無線SOC,這樣不僅集成了無線部分也集成了微控制器部分,可以簡化產(chǎn)品的設(shè)計,縮小產(chǎn)品的尺寸,減少產(chǎn)品的故障率。是否具有無線喚醒功能也是產(chǎn)品設(shè)計者考慮比較多的地方,因為具備無線喚醒功能可以極大的降低產(chǎn)品的功耗,增加產(chǎn)品的賣點。另外,無線數(shù)據(jù)的安全性也是需要設(shè)計工程師關(guān)心的一個不可或缺的問題?! ”疚膶榇蠹医?/li>
- 關(guān)鍵字: Sub-GHz SOC
東芝推出接收和發(fā)射電流分別為3.2mA和3.5mA的低功耗藍(lán)牙SoC
- 東芝已開發(fā)出了符合4.2版本的低功耗藍(lán)牙?1片上系統(tǒng)(SoC),相比于當(dāng)前應(yīng)用于小型紐扣電池驅(qū)動的IOT設(shè)備的產(chǎn)品2而言,它的電流消耗下降了50%。通過采用適合低功率操作的結(jié)構(gòu)配置和模擬電路設(shè)計,實現(xiàn)了3.2mA的接收電流和3.5mA的發(fā)射電流3,從而大幅延長了電池壽命。SoC也集成了RF(射頻)4匹配網(wǎng)絡(luò),從而減少了外部組件的數(shù)量,這有助于縮小物聯(lián)網(wǎng)設(shè)備的尺寸。我們在11月8日于日本富山舉行的2016 IEEE亞洲固態(tài)電路會議(A-SSCC)上介紹了這項技術(shù)?! 〗鼇砦锫?lián)網(wǎng)的快速發(fā)展實現(xiàn)了
- 關(guān)鍵字: 東芝 SoC
2016年度電子產(chǎn)品世界編輯推薦獎獲獎名單
- 2016年度電子產(chǎn)品世界編輯推薦獎,經(jīng)過5個月的征集、評選和投票環(huán)節(jié),最終獲獎名單揭曉,恭喜27家廠商的26個產(chǎn)品獲得2016年度電子產(chǎn)品世界編輯推薦獎。感謝74家廠商和2000多名受邀網(wǎng)友對本次活動的大力支持!獎項獲獎產(chǎn)品獲獎公司備注最佳本土芯片32?位HR8P506上海東軟載波微電子?最佳MCUSTM32L011意法半導(dǎo)體?最佳FPGACrossLink?可編程橋接芯片萊迪思半導(dǎo)體?最佳模擬芯片低噪聲心率及ECG模擬前端AD8233亞德諾半導(dǎo)體?最佳電源管理芯片用于USB&nb
- 關(guān)鍵字: 芯片 FPGA
MathWorks加快FPGA在環(huán)驗證
- MathWorks今日發(fā)布了HDL Verifier中的新功能,用來加快 FPGA 在環(huán)(FIL)驗證。利用新的 FIL 功能,可以更快地與 FPGA 板通信,實現(xiàn)更高的仿真時鐘頻率?,F(xiàn)在,系統(tǒng)工程師和研究人員可以自信地快速確認(rèn)和驗證 FPGA 設(shè)計在系統(tǒng)中按預(yù)期方式工作,從而節(jié)省開發(fā)時間?! ‰S著信號處理、視覺影像處理和控制系統(tǒng)算法的復(fù)雜度不斷增加,在 FPGA 板上對硬件實現(xiàn)進(jìn)行仿真,可以
- 關(guān)鍵字: MathWorks FPGA
fpga soc介紹
您好,目前還沒有人創(chuàng)建詞條fpga soc!
歡迎您創(chuàng)建該詞條,闡述對fpga soc的理解,并與今后在此搜索fpga soc的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對fpga soc的理解,并與今后在此搜索fpga soc的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
