首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁(yè) >> 主題列表 >> ai for eda

ai for eda 文章 最新資訊

基于VHDL語(yǔ)言為核心的EDA技術(shù)在醫(yī)學(xué)中的應(yīng)用

  • VHDL超高速集成電路硬件描述語(yǔ)言是隨著集成電路系統(tǒng)化和高度集成化逐步發(fā)展起來的,是一種用于數(shù)字系統(tǒng)設(shè)計(jì)、測(cè)試,面向多領(lǐng)域、多層次的IEEE標(biāo)準(zhǔn)硬件描述語(yǔ)言。
  • 關(guān)鍵字: VHDL  Max+PlusⅡ  EDA  

安防廠商如何在AI時(shí)代重塑核心競(jìng)爭(zhēng)力

  •   一千個(gè)安防企業(yè)有一千種生存之道,但是他們的創(chuàng)新和發(fā)展一定離不開市場(chǎng)的熱點(diǎn)、行業(yè)的必然趨勢(shì)。正如現(xiàn)階段的安防行業(yè),人們對(duì)AI 津津樂道,安防企業(yè)也在不斷尋找AI與安防產(chǎn)品和技術(shù)更好的融合。“AI+安防”才剛剛開始,作為安防企業(yè)應(yīng)該在這片新領(lǐng)域中重塑核心競(jìng)爭(zhēng)力呢?把握這些很關(guān)鍵!   發(fā)揮技術(shù)優(yōu)勢(shì),大刀闊斧進(jìn)行創(chuàng)新   目前的人工智能算法大都基于深度學(xué)習(xí)實(shí)現(xiàn),深度學(xué)習(xí)訓(xùn)練神經(jīng)網(wǎng)絡(luò)模型是基于海量的訓(xùn)練集,同時(shí)需要訓(xùn)練集中的數(shù)據(jù)具有多樣性和完備性。而安防行業(yè)最大的資源就是海量高清的
  • 關(guān)鍵字: 安防  AI  

選擇正確的FPGA設(shè)計(jì)工具

  • 在綜合和仿真方面,EDA供應(yīng)商是公認(rèn)的專家;而在物理設(shè)計(jì)和硬件驗(yàn)證方面,只有FPGA廠商能設(shè)計(jì)和提供為芯片專門優(yōu)化的后端工具。我們的經(jīng)驗(yàn)是借助于領(lǐng)先EDA供應(yīng)商的專業(yè)技術(shù)使FPGA設(shè)計(jì)工具套件為用戶提供更高的價(jià)值。
  • 關(guān)鍵字: FPGA  EDA  

EDA中的車載DVD位控主要VHDL源程序

基于FPGA的鍵盤掃描模塊的設(shè)計(jì)

  • 在嵌入式計(jì)算機(jī)系統(tǒng)中,鍵盤是最基本的人機(jī)交互輸入設(shè)備。除了使用通用的標(biāo)準(zhǔn)鍵盤外,實(shí)際工程應(yīng)用中更需要進(jìn)行單獨(dú)設(shè)計(jì)并購(gòu)程專用的各種小鍵盤。隨著EDA(電子設(shè)計(jì)自動(dòng)化)技術(shù)的迅速發(fā)展,利用FPGA來實(shí)現(xiàn)各種數(shù)字電路將是非常經(jīng)濟(jì)和便利的。文中介紹鍵盤掃描模塊地實(shí)現(xiàn)原理,闡迷了一種基于FPGA的鍵盤掃描模塊的實(shí)現(xiàn)方法。
  • 關(guān)鍵字: 健盤掃描  嵌入式系統(tǒng)  抖動(dòng)  FPGA  EDA  

mcu,DSP,PLD/EDA的介紹/比較/分析

多種EDA工具的FPGA協(xié)同設(shè)計(jì)

  • 在FPGA開發(fā)的各個(gè)階段,市場(chǎng)為我們提供了很多優(yōu)秀的EDA工具。面對(duì)眼花繚亂的EDA工具,如何充分利用各種工具的特點(diǎn),并規(guī)劃好各種工具的協(xié)同使用,對(duì)FPGA開發(fā)極其重要。本文將通過開發(fā)實(shí)例“帶順序選擇和奇偶檢驗(yàn)的串并數(shù)據(jù)轉(zhuǎn)換接口”來介紹基于多種EDA工具——QuartusII、FPGA CompilerII、Modelsim——的FPGA協(xié)同設(shè)計(jì)。
  • 關(guān)鍵字: FPGA;EDA;協(xié)同設(shè)計(jì)  

嵌入式系統(tǒng)設(shè)計(jì)的三個(gè)層次

  •   一、嵌入式系統(tǒng)設(shè)計(jì)方法變化的背景  嵌入式系統(tǒng)設(shè)計(jì)方法的演化總的來說是因?yàn)閼?yīng)用需求的牽引和IT技術(shù)的推動(dòng)?! ‰S著微電子技術(shù)的不斷創(chuàng)新和發(fā)展,大規(guī)模集成電路的集成度和工藝水平不斷提高。硅材料與人類智慧的結(jié)合,生產(chǎn)出大批量的低成本、高可靠性和高精度的微電子結(jié)構(gòu)模塊,推動(dòng)了一個(gè)全新的技術(shù)領(lǐng)域和產(chǎn)業(yè)的發(fā)展。在此基礎(chǔ)上發(fā)展起來的器件可編程思想和微處理(器)技術(shù)可以用軟件來改變和實(shí)現(xiàn)硬件的功能。微處理器和各種可編程大規(guī)模集成專用電路、半定制器件的大量應(yīng)用,開創(chuàng)了一個(gè)嶄新的應(yīng)用世界,以至廣泛影響著并在逐步改變著人
  • 關(guān)鍵字: 嵌入式系統(tǒng)  EDA  

大數(shù)據(jù)重塑新芯片架構(gòu) AI處理器尋求突破

  •   業(yè)界共同的愿景是開發(fā)一款人工智能(AI)處理器,它可為神經(jīng)網(wǎng)絡(luò)處理訓(xùn)練與推理等任務(wù),甚至可能出現(xiàn)一些新的自我學(xué)習(xí)技術(shù);這種AI處理器還必須能透過大規(guī)模的平行化方式提供強(qiáng)大的性能,同時(shí)具有高功效且易于編程...   由亞馬遜(Amazon)、Google和Facebook等網(wǎng)絡(luò)巨擘所收集的大量數(shù)據(jù)集,正推動(dòng)處理這些巨量數(shù)據(jù)的新芯片復(fù)興。預(yù)計(jì)在六月底的年度計(jì)算機(jī)架構(gòu)大會(huì)上將亮相其中兩項(xiàng)最新成果。   史丹佛大學(xué)(StanfordUniversity)的研究人員將介紹一種可重配置處理器—&m
  • 關(guān)鍵字: AI  處理器  

基于CPLD的電子秤邏輯接口設(shè)計(jì)

  • 借助EDA工具軟件設(shè)計(jì)了一個(gè)邏輯控制部件,解決了CPU尋址空間不足、接口功能不全等問題。此基于CPLD的可重構(gòu)硬件數(shù)字平臺(tái)具有可移植性,使CPU對(duì)外接器件近似透明,在更換其他類型CPU后,僅做少量軟件和硬件修改即可升級(jí)成為新系統(tǒng)。
  • 關(guān)鍵字: 邏輯控制  EDA  CPLD  電子秤  

基于EDA技術(shù)的FPGA設(shè)計(jì)

  • 對(duì)傳統(tǒng)電子系統(tǒng)設(shè)計(jì)方法與現(xiàn)代電子系統(tǒng)設(shè)計(jì)方法進(jìn)行了比較,引出了基于EDA技術(shù)的現(xiàn)場(chǎng)可編程門陣列(FPGA)電路,提出現(xiàn)場(chǎng)可編程門陣列(FPGA)是近年來迅速發(fā)展的大規(guī)??删幊虒S眉呻娐罚ˋSIC),在數(shù)字系統(tǒng)設(shè)計(jì)和控制電路中越來越受到重視。介紹了這種電路的基本結(jié)構(gòu)、性能特點(diǎn)、應(yīng)用領(lǐng)域及使用中的注意事項(xiàng)。對(duì)基于EDA技術(shù)的FPGA進(jìn)行了展望。指出EDA技術(shù)將是未來電子產(chǎn)品設(shè)計(jì)技術(shù)發(fā)展的主要方向。
  • 關(guān)鍵字: 自動(dòng)化設(shè)計(jì)  EDA  FPGA  

采用EDA或FPGA實(shí)現(xiàn)IP保護(hù)

  • 提出一種結(jié)合電子設(shè)計(jì)自動(dòng)化(Electronic Design Automation,簡(jiǎn)稱EDA)軟件和FPGA的IP核保護(hù)機(jī)制。通過在EDA工具中加入保護(hù)機(jī)制防止設(shè)計(jì)者非授權(quán)使用IP核,在FPGA中加入保護(hù)機(jī)制防止設(shè)計(jì)被非法復(fù)制、竊取或篡改。
  • 關(guān)鍵字: IP保護(hù)  EDA  FPGA  

基于IP核的數(shù)字電路綜合實(shí)驗(yàn)

  • 目前IP core以及IP core的運(yùn)用是行業(yè)技術(shù)發(fā)展的一大趨勢(shì)。對(duì)EDA技術(shù)實(shí)驗(yàn)教學(xué)中的IP core的綜合運(yùn)用進(jìn)行了探討。所給出的例子都是利用Xilinx的ISE軟件,在其FPGA(SPARTAN3A and SPARTAN3AN系列)芯片上實(shí)現(xiàn)了的。文中所討論的基本要點(diǎn),對(duì)初學(xué)者如何理解設(shè)計(jì)重用和運(yùn)用IP core來進(jìn)行綜合型實(shí)驗(yàn)設(shè)計(jì)是有所幫助的。
  • 關(guān)鍵字: IP核  綜合實(shí)驗(yàn)  EDA  

基于FPGA的簡(jiǎn)易微機(jī)的結(jié)構(gòu)分析與實(shí)現(xiàn)

  • 微型計(jì)算機(jī)的原理及結(jié)構(gòu)一般不易理解掌握,利用FPGA來學(xué)習(xí)并構(gòu)建一個(gè)簡(jiǎn)易微型計(jì)算機(jī)無(wú)疑是一個(gè)好方法,對(duì)EDA的軟硬件學(xué)習(xí)也是一個(gè)不錯(cuò)的選擇,可為將來進(jìn)行相關(guān)ASIC沒計(jì)打下良好的基礎(chǔ)。
  • 關(guān)鍵字: 微型計(jì)算機(jī)  FPGA  EDA  

基于VHDL+FPGA的自動(dòng)售貨機(jī)控制模塊的設(shè)計(jì)與實(shí)現(xiàn)

  • EDA技術(shù)是以計(jì)算機(jī)為工具完成數(shù)字系統(tǒng)的邏輯綜合、布局布線和設(shè)計(jì)仿真等工作。電路設(shè)計(jì)者只需要完成對(duì)系統(tǒng)功能的描述,就可以由計(jì)算機(jī)軟件進(jìn)行系統(tǒng)處理,最后得到設(shè)計(jì)結(jié)果,并且修改設(shè)計(jì)方案如同修改軟件一樣方便。
  • 關(guān)鍵字: VHDL  EDA  FPGA  
共3665條 207/245 |‹ « 205 206 207 208 209 210 211 212 213 214 » ›|

ai for eda介紹

您好,目前還沒有人創(chuàng)建詞條ai for eda!
歡迎您創(chuàng)建該詞條,闡述對(duì)ai for eda的理解,并與今后在此搜索ai for eda的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473