首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> ssn

克服FPGA電路板設計挑戰(zhàn)

  • 如果你在采用FPGA的電路板設計方面的經(jīng)驗很有限或根本沒有,那么在新的項目中使用FPGA的前景就十分堪憂——特別是如果FPGA是一個有1000個引腳的大塊頭。繼續(xù)閱讀本文將有助于你的FPGA選型和設計過程,并且
  • 關(guān)鍵字: 電路板    開發(fā)板    引腳分配    FPGA    SSN  

抑制SSN的新型內(nèi)插L-EBG結(jié)構(gòu)

  • 本文提出的是一種基于平面型EBG (Electromagnetic Bandgap)結(jié)構(gòu)的創(chuàng)新型結(jié)構(gòu),對于同步開關(guān)噪聲(Simultaneous Switching Noise, SSN)的抑制有更優(yōu)秀的特性。我們設計的這款新型EBG結(jié)構(gòu),是在周期性L-bridge EBG結(jié)構(gòu)的基礎(chǔ)上,在一些單元內(nèi)插小型的L-bridge EBG。通過仿真驗證,此結(jié)構(gòu)具有傳統(tǒng)型L-bridge EBG結(jié)構(gòu)所不具有的超帶寬抑制能力和較大的抑制深度。然后我們運用電路模型和平行板諧振腔原理分析了該結(jié)構(gòu)上下變頻。另外,通過3-D
  • 關(guān)鍵字: EBG  SSN  電源完整性   IR-Drop  201607  

基于Ansoft仿真分析的SSN解決方案探討

  • 利用Ansoft公司的設計仿真工具,結(jié)合具體電路對部分電源分配系統(tǒng)進行了優(yōu)化設計,重點研究了對SSN(同步開關(guān)噪聲)的抑制。對采用傳統(tǒng)的加退偶電容方法提高其高頻特性和高阻抗電磁表面(EBG)結(jié)構(gòu)應用到具體電路設計中減小同步開關(guān)噪聲(SSN)進行了比較,結(jié)果證明,采用EBG結(jié)構(gòu)比傳統(tǒng)單純加去耦電容效果更佳。
  • 關(guān)鍵字: 解決方案  探討  SSN  分析  Ansoft  仿真  基于  
共3條 1/1 1
關(guān)于我們 - 廣告服務 - 企業(yè)會員服務 - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473