首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁(yè) >> 主題列表 >> 寄存器

基于路徑延時(shí)匹配的硬件IP核知識(shí)產(chǎn)權(quán)保護(hù)方法

  •   摘要:隨著集成電路產(chǎn)業(yè)的迅速發(fā)展,集成電路設(shè)計(jì)的安全性越來(lái)越受重視,電路設(shè)計(jì)盜用等知識(shí)產(chǎn)權(quán)(IP)侵權(quán)行為嚴(yán)重?fù)p害了設(shè)計(jì)者和消費(fèi)者的權(quán)益,阻礙了集成電路產(chǎn)業(yè)的發(fā)展。本文提出了一種有效保護(hù)IP核的方法,通過(guò)設(shè)計(jì)一個(gè)保護(hù)電路,控制功能電路運(yùn)行結(jié)果的輸出,在消費(fèi)者未取得合法授權(quán)時(shí),功能電路無(wú)法正常工作,從而達(dá)到了保護(hù)電路的目的。本文將該保護(hù)方法運(yùn)用在實(shí)際的電路上,進(jìn)行仿真并驗(yàn)證了該方法的有效性。   引言   隨著片上系統(tǒng)SoC的迅速發(fā)展,IP復(fù)用的知識(shí)產(chǎn)權(quán)保護(hù)問(wèn)題日益嚴(yán)重,危害了設(shè)計(jì)者和消費(fèi)者的權(quán)益[
  • 關(guān)鍵字: IP核  FPGA  寄存器  IP固核  RDY  201412  

庫(kù)侖計(jì)電量計(jì)的應(yīng)用設(shè)計(jì)

  •   摘要:本文簡(jiǎn)單介紹庫(kù)侖計(jì)的工作原理,并對(duì)鋰電池的特性作了分析,并且分析了電量計(jì)如何針對(duì)鋰電池的特性準(zhǔn)確報(bào)告電量數(shù)據(jù),文章詳述了電量計(jì)內(nèi)部參數(shù)寄存器。   引言   電子產(chǎn)業(yè)的飛速發(fā)展使得半導(dǎo)體集成電路的集成度越來(lái)越高、工作電壓越來(lái)越低、器件功耗也越來(lái)越低。與之相對(duì)應(yīng)的是,鋰電池產(chǎn)品具有很高的能量密度,而且隨著技術(shù)的發(fā)展,能量密度會(huì)進(jìn)一步提升,應(yīng)用前景將更加廣闊,就目前狀況而言,鋰電池產(chǎn)品已經(jīng)成為我們生活中不可缺少的一部分,從日常生活用的手機(jī)、平板電腦到工業(yè)應(yīng)用的各種手持式便攜儀表均采用鋰電池作為電
  • 關(guān)鍵字: 電量計(jì)  鋰電池  寄存器  ACR  庫(kù)侖計(jì)  201411  

多路復(fù)用數(shù)據(jù)采集系統(tǒng)的重要考慮

  •   通過(guò)多路復(fù)用,每個(gè)系統(tǒng)可以使用更少的ADC,從而顯著節(jié)省功耗、尺寸和成本。 逐次逼近型ADC(因?yàn)槠洳捎弥鸫伪平图拇嫫鞫37Q為SAR型ADC)具有低延遲特性,很受多路復(fù)用系統(tǒng)的歡迎——這些系統(tǒng)要求對(duì)滿量程輸入步進(jìn)(最差情況)做出快速響應(yīng),而不會(huì)產(chǎn)生任何建立時(shí)間方面的問(wèn)題。 SAR型ADC易于使用,功耗很低,并且尺寸較小。   本文重點(diǎn)討論采用高性能精密SAR型ADC的多路復(fù)用數(shù)據(jù)采集系統(tǒng)的重要設(shè)計(jì)考慮、性能效果和應(yīng)用挑戰(zhàn)。   切換多路復(fù)用器的輸入通道時(shí),ADC驅(qū)動(dòng)放大
  • 關(guān)鍵字: 數(shù)據(jù)采集系統(tǒng)  ADC  寄存器  

DSP編程技巧之20---理解函數(shù)的調(diào)用過(guò)程

  •   在我們使用C/C++對(duì)DSP進(jìn)行編程的時(shí)候,函數(shù)無(wú)疑是功能模塊劃分的重要組成部分,這些函數(shù)之間則通過(guò)顯式地調(diào)用或者中斷等方式來(lái)共同工作。除了對(duì)特定的RTS庫(kù)中的函數(shù)(例如某些數(shù)學(xué)函數(shù))的調(diào)用按照它們內(nèi)置規(guī)則進(jìn)行分配外,我們自定義的函數(shù)之間的調(diào)用則需要遵循一定的規(guī)則,了解這一過(guò)程對(duì)理解程序的執(zhí)行和調(diào)試也是十分有幫助的,下面我們就來(lái)解讀一下函數(shù)的調(diào)用過(guò)程,并且可以從其中了解到CPU寄存器、FPU寄存器以及棧(stack)在這一過(guò)程中的作用。   一.父函數(shù)調(diào)用子函數(shù)   在父函數(shù)調(diào)用子函數(shù)(被調(diào)函數(shù))
  • 關(guān)鍵字: DSP  C/C++  寄存器  

復(fù)位設(shè)計(jì)中的結(jié)構(gòu)性缺陷及解決方案

  • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場(chǎng)中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
  • 關(guān)鍵字: 復(fù)位設(shè)計(jì)  SoC  寄存器  

DSP編程技巧之13-揭開編譯器神秘面紗之鏈接器的基本選項(xiàng)

  •   在我們對(duì)DSP編程的時(shí)候,相信沒有人會(huì)把所有的代碼都放在同一個(gè)源文件里面:光各種寄存器的初始化代碼就有幾百上千行了,再加上我們自己書寫的代碼,想想假如一個(gè).c文件里面有一萬(wàn)行,該如何管理、調(diào)試呢?所以要按照功能、寄存器分類等進(jìn)行劃分,這樣一個(gè)工程就包含了很多的頭文件、源程序等等,每個(gè)源程序經(jīng)過(guò)編譯、匯編之后都會(huì)產(chǎn)生單獨(dú)的目標(biāo)文件。因?yàn)閷?duì)于程序的任何一點(diǎn)修改,都需要編譯器進(jìn)行編譯,如果每次都把所有的程序進(jìn)行重新編譯的話,是對(duì)時(shí)間和資源的極大浪費(fèi):特別是那些基于Eclipse的編譯環(huán)境,因?yàn)榛贘ava這
  • 關(guān)鍵字: DSP  cmd  寄存器  

基于Nios II的RTEMS嵌入式開發(fā)模式的搭建

  • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場(chǎng)中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
  • 關(guān)鍵字: SoPCBuilder  NiosII  寄存器  

從4004到core i7:處理器的進(jìn)化史(3)-4-第一次加速

  • 前面有位童鞋表示對(duì)POWER很感興趣,在這里現(xiàn)在不講,只貼一張7的die photo,上面已經(jīng)透露了很多有用的信息了
  • 關(guān)鍵字: POWER  處理器  CPU  寄存器  pipeline  

從4004到core i7:處理器的進(jìn)化史 (3)-2-黑箱內(nèi)部

  • 上個(gè)帖子中我們已經(jīng)大概明白一個(gè)處理器里面都有些什么了。在這個(gè)帖子中我們把處理器這個(gè)黑箱徹底打開。先來(lái)看看4004,這可是我們優(yōu)化的起點(diǎn):
  • 關(guān)鍵字: 處理器  控制器  CPU  譯碼器  寄存器  

基于FPGA的幀同步系統(tǒng)設(shè)計(jì)方案

  • 在Xilinx的FPGA器件XC3S200-4FT200上對(duì)方案中設(shè)計(jì)的幀同步系統(tǒng)進(jìn)行了實(shí)現(xiàn),利用Modelsim 6.0軟件進(jìn)行了仿真測(cè)試。仿真結(jié)果表明,本方案設(shè)計(jì)的同步系統(tǒng)工作穩(wěn)定,滿足性能要求。
  • 關(guān)鍵字: Xilinx  FPGA  幀同步  VHDL  寄存器  

基于SPI FLASH的FPGA多重配置

  • 通過(guò)FPGA的多重配置可以有效地精簡(jiǎn)控制結(jié)構(gòu)的設(shè)計(jì),同時(shí)可以用邏輯資源較少的FPGA器件實(shí)現(xiàn)需要很大資源才能實(shí)現(xiàn)的程序。以Virtex5系列開發(fā)板和配置存儲(chǔ)器SPI FLASH為基礎(chǔ),從硬件電路和軟件設(shè)計(jì)兩個(gè)方面對(duì)多重配置進(jìn)行分析,給出了多重配置實(shí)現(xiàn)的具體步驟,對(duì)實(shí)現(xiàn)復(fù)雜硬件設(shè)計(jì)工程有一定的參考價(jià)值。
  • 關(guān)鍵字: FPGA  Virtex5  FLASH  ICAP  IPROG  寄存器  

學(xué)習(xí)單片機(jī)不可缺少的八大步驟

  • 成為一名嵌入式工程師,簡(jiǎn)單的單片機(jī)基礎(chǔ)學(xué)習(xí)與應(yīng)用是不可缺少的。學(xué)習(xí)單片機(jī)就是學(xué)習(xí)單片機(jī)的硬件結(jié)構(gòu),內(nèi)部資源與外設(shè)的應(yīng)用。在C語(yǔ)言中(極少量的匯編)掌握各種功能的初始化,啟動(dòng)與停止,實(shí)現(xiàn)各種功能函數(shù)的編寫與調(diào)試。
  • 關(guān)鍵字: 單片機(jī)  C語(yǔ)言  寄存器  LED  

PIC單片機(jī)內(nèi)部A/D轉(zhuǎn)換

  • //需求,將板子上電位器接RA0,設(shè)置PIC的AD相關(guān)寄存器,顯示電壓#includepic.h>__CONFIG(0x3831);//配置位183238 ...
  • 關(guān)鍵字: PIC單片機(jī)  AD轉(zhuǎn)換  寄存器  

例說(shuō)單片機(jī)數(shù)據(jù)通信之模擬SPI數(shù)據(jù)傳輸

  • 本文是以時(shí)鐘芯片DS1302為例子來(lái)分析時(shí)序圖并寫出代碼。DS1302是采用SPI三線接口與單片機(jī)進(jìn)行同步通信。重點(diǎn)分析單字節(jié)讀時(shí)序,單字節(jié)寫時(shí)序,寄存器讀時(shí)序,寄存器寫時(shí)序,并完成4個(gè)函數(shù)。完整代碼以及仿真圖下載地址:http://pan.baidu.com/s/1ntM5Kgh
  • 關(guān)鍵字: 單片機(jī)  DS1302  寄存器  RST  

51單片機(jī)中斷心得整理

共154條 3/11 « 1 2 3 4 5 6 7 8 9 10 » ›|

寄存器介紹

寄存器定義 它是用來(lái)存放數(shù)據(jù)的一些小型存儲(chǔ)區(qū)域,用來(lái)暫時(shí)存放參與運(yùn)算的數(shù)據(jù)和運(yùn)算結(jié)果。其實(shí)寄存器就是一種常用的時(shí)序邏輯電路,但這種時(shí)序邏輯電路只包含存儲(chǔ)電路。寄存器的存儲(chǔ)電路是由鎖存器或觸發(fā)器(一般用D觸發(fā)器構(gòu)成) 構(gòu)成的,因?yàn)橐粋€(gè)鎖存器或觸發(fā)器能存儲(chǔ)1位二進(jìn)制數(shù),所以由N個(gè)鎖存器或觸發(fā)器可以構(gòu)成N位寄存器。寄存器廣泛地用于數(shù)字系統(tǒng)和數(shù)字計(jì)算機(jī)中。 寄存器分類 寄存器主要分并行寄存器和移位 [ 查看詳細(xì) ]

相關(guān)主題

熱門主題

關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473