首頁 > 新聞中心 > 嵌入式系統(tǒng) > FPGA
學(xué)習(xí)如何通過創(chuàng)建一個(gè)4位二進(jìn)制計(jì)數(shù)器,在VHDL中實(shí)現(xiàn)有限狀態(tài)機(jī)。編譯后,它將在連接到帶有輸入開關(guān)和LED顯示器的自定義PCB的Altera CPLD開發(fā)板上運(yùn)行。本項(xiàng)目是我“從VHDL代碼到真實(shí)硬件”系列的第二部分,在......
新聞亮點(diǎn): · 新的 DLP? 控制器相比上一代尺寸縮小 90%,可助力家用投影儀、游戲投影儀和增強(qiáng)現(xiàn)實(shí)眼鏡等消費(fèi)類應(yīng)用實(shí)現(xiàn)緊湊設(shè)計(jì)。 · 設(shè)計(jì)人員可以在尺寸大幅縮小的情況下復(fù)刻出沉浸式高端游戲顯示器的體驗(yàn),顯示延遲......
談及嵌入式設(shè)備,安全性一直是人們關(guān)注的一大話題。然而目前為止,人們的注意力都放在了錯(cuò)誤的方向上。不安全的網(wǎng)絡(luò)邊緣計(jì)算和物聯(lián)網(wǎng)設(shè)備已經(jīng)證明,最薄弱(且經(jīng)常被忽視)的環(huán)節(jié)往往導(dǎo)致重大的安全漏洞。慶幸的是,設(shè)計(jì)師現(xiàn)在可以采用一......
本系列文章從數(shù)字芯片設(shè)計(jì)項(xiàng)目技術(shù)總監(jiān)的角度出發(fā),介紹了如何將芯片的產(chǎn)品定義與設(shè)計(jì)和驗(yàn)證規(guī)劃進(jìn)行結(jié)合,詳細(xì)講述了在FPGA上使用IP核來開發(fā)ASIC原型項(xiàng)目時(shí),必須認(rèn)真考慮的一些問題。文章從介紹使用預(yù)先定制功能即IP核的必......
引言隨著嵌入式系統(tǒng)的不斷發(fā)展,設(shè)計(jì)師面臨著越來越多的挑戰(zhàn)。功能性和連接性增加了集成的復(fù)雜性,尤其是在設(shè)計(jì)系統(tǒng)級芯片(SoC)時(shí),通常很難提供最佳的邏輯架構(gòu)來管理系統(tǒng)。本文將探討嵌入式FPGA(eFPGA)的結(jié)構(gòu),并探討如......
專注于引入新品的全球電子元器件和工業(yè)自動化產(chǎn)品授權(quán)代理商貿(mào)澤電子(Mouser Electronics)即日起開售Microchip Technology的PolarFire SoC Discovery套件。PolarF......
現(xiàn)場可編程門陣列(FPGA)在當(dāng)今的眾多技術(shù)中發(fā)揮著重要作用。從航空航天和國防到消費(fèi)電子產(chǎn)品,再到關(guān)鍵基礎(chǔ)設(shè)施和汽車行業(yè),F(xiàn)PGA在我們生活中不斷普及。與此同時(shí)對FPGA器件的威脅也在不斷增長。想要開發(fā)在FPGA上運(yùn)行(......
設(shè)計(jì)需求:硬十開發(fā)的一塊基于安路EG4X20BG256的FPGA板卡。該系統(tǒng)應(yīng)用于一個(gè)USB傳輸,可以進(jìn)行多通道ADC數(shù)據(jù)采集的項(xiàng)目。整體框圖如下:實(shí)物如下:1、Buck控制器選型電源框圖制作過程,可以參考前期文檔:硬件......
隨著人工智能(AI)技術(shù)的飛速發(fā)展,其應(yīng)用邊界不斷拓寬,從簡單的圖像識別到復(fù)雜的自然語言處理,再到自動駕駛、智能制造等前沿領(lǐng)域,AI 正以前所未有的速度改變著我們的世界。在這場 AI 革命中,深度學(xué)習(xí)作為其核心驅(qū)動力,不......
本文從數(shù)字芯片設(shè)計(jì)項(xiàng)目技術(shù)總監(jiān)的角度出發(fā),介紹了如何將芯片的產(chǎn)品定義與設(shè)計(jì)和驗(yàn)證規(guī)劃進(jìn)行結(jié)合,詳細(xì)講述了在FPGA上使用IP核來開發(fā)ASIC原型項(xiàng)目時(shí),必須認(rèn)真考慮的一些問題。文章從介紹使用預(yù)先定制功能即IP核的必要性開......
43.2%在閱讀
23.2%在互動