新聞中心

EEPW首頁(yè) > 模擬技術(shù) > 設(shè)計(jì)應(yīng)用 > 連續(xù)時(shí)間Sigma-Delta模/數(shù)轉(zhuǎn)換器(上)

連續(xù)時(shí)間Sigma-Delta模/數(shù)轉(zhuǎn)換器(上)

作者:■ Scott D. Kulchycki 美國(guó)國(guó)家半導(dǎo)體 時(shí)間:2008-05-05 來(lái)源:電子產(chǎn)品世界 收藏

  曾經(jīng)大家認(rèn)為流水線是高動(dòng)態(tài)性能100MSPS(每秒百萬(wàn)采樣)以下應(yīng)用的唯一選擇。如今,這個(gè)傳統(tǒng)的觀念被時(shí)間 (CTSD) 模/數(shù) (A/D) 轉(zhuǎn)換技術(shù)完全顛覆了。CTSD技術(shù)不僅提供更好的能效,而且便于設(shè)計(jì)者將應(yīng)用到高速高性能系統(tǒng)中。概括來(lái)說(shuō),CTSD技術(shù)可帶來(lái):

本文引用地址:http://2s4d.com/article/82077.htm

  . 先天高能效架構(gòu),免除流水線或傳統(tǒng)離散時(shí)間(DT)SD(DTSD) 架構(gòu)下采樣所需的高速增益級(jí);
  . 內(nèi)置過(guò)采樣、內(nèi)部低通時(shí)間環(huán)路濾波器以及片上數(shù)字濾波器,提供一個(gè)真正的無(wú)混疊奈奎斯特頻帶(Nyquist band);
  . 無(wú)開關(guān)純電阻性輸入。相比于流水線或DTSD架構(gòu)的采樣輸入模/數(shù)轉(zhuǎn)換器更容易被驅(qū)動(dòng),而且耦合噪聲更少;
  . 具有片上時(shí)鐘調(diào)整功能,可為內(nèi)部調(diào)制器提供過(guò)采樣時(shí)鐘??商嵘斎霑r(shí)鐘的頻率和品質(zhì),產(chǎn)生低抖動(dòng)的采樣邊沿,無(wú)需高成本的高性能輸入時(shí)鐘支持即可實(shí)現(xiàn)高分辨率;
  . 易于向CMOS新工藝遷移。在時(shí)間SD模/數(shù)轉(zhuǎn)換器中,采樣過(guò)程所引致的噪聲和非線性影響會(huì)明顯降低,因此可以降低電源電壓以配合未來(lái)CMOS工藝的要求。

  CTSD技術(shù)的先天優(yōu)勢(shì)加上片上時(shí)鐘調(diào)整器的采用,便可通過(guò)下列的方法簡(jiǎn)化信號(hào)路徑設(shè)計(jì):
  . 降低功率的要求;
  . 免除使用(或降低要求)外置抗混疊濾波器;
  . 降低輸入驅(qū)動(dòng)器的要求;
  . 在不降低性能的前提下,降低對(duì)時(shí)鐘資源的高品質(zhì)要求。

  此外,CTSD模/數(shù)轉(zhuǎn)換器將隨技術(shù)發(fā)展而不斷改進(jìn),未來(lái)更可充分占盡CMOS新工藝的優(yōu)勢(shì)。

  美國(guó)國(guó)家半導(dǎo)體的CTSD技術(shù)可支持的模/數(shù)轉(zhuǎn)換器,其分辨率和數(shù)據(jù)輸出率分別可高達(dá)16位或上和100MHz。本文將首先探討一下模/數(shù)轉(zhuǎn)換器的技術(shù)要點(diǎn),并解釋CTSD技術(shù)的應(yīng)用價(jià)值。之后,將詳述模/數(shù)轉(zhuǎn)換器采用CTSD技術(shù)的好處。分析中將結(jié)合高分辨率100MSPS以下的應(yīng)用,通過(guò)美國(guó)國(guó)家半導(dǎo)體的ADC12EU050來(lái)分析CTSD ADC的競(jìng)爭(zhēng)優(yōu)勢(shì)。最后,本文將概括總結(jié)CTSD模/數(shù)轉(zhuǎn)換器的發(fā)展?jié)撃堋?/p>

數(shù)據(jù)轉(zhuǎn)換器基本原理

  模/數(shù)轉(zhuǎn)換器主要執(zhí)行兩項(xiàng)基本職能:時(shí)間離散和幅度離散。圖1從概念上描繪出這兩項(xiàng)職能,當(dāng)然實(shí)際的模/數(shù)轉(zhuǎn)換器結(jié)構(gòu)可能與之有所區(qū)別。
 
圖1  模擬到數(shù)字的轉(zhuǎn)換

  模/數(shù)轉(zhuǎn)換器的第一項(xiàng)工作是在時(shí)間上進(jìn)行離散,或是對(duì)連續(xù)時(shí)間變化的輸入模擬信號(hào)進(jìn)行采樣。輸入信號(hào)在一個(gè)fs的頻率和固定的時(shí)間間隔下被采樣,而采集回來(lái)的樣品會(huì)以Ts=1/fs的周期來(lái)分隔開。一旦輸入信號(hào)被采樣,最終的信號(hào)便會(huì)在采樣時(shí)間間隔kTs時(shí)以脈沖的形式存在。不過(guò),采樣信號(hào)仍可假設(shè)成一個(gè)無(wú)限范圍的數(shù)值,因此并不能夠精確地以數(shù)字形式來(lái)表達(dá)。

  模/數(shù)轉(zhuǎn)換器的第二個(gè)功能是在幅度上將采樣信號(hào)離散化,就是說(shuō)模/數(shù)轉(zhuǎn)換器以某一有限數(shù)量的可能數(shù)值作為參考并估算出每個(gè)樣品的幅度?;谀?數(shù)轉(zhuǎn)換器的輸出只能根據(jù)一堆有限的可能數(shù)值,故此每個(gè)樣品的幅度都可用一個(gè)數(shù)字代碼來(lái)表示,而其位的長(zhǎng)度可決定轉(zhuǎn)換器可能輸出的總數(shù)。然而,在轉(zhuǎn)換器中這些有限數(shù)量的輸出數(shù)值難免會(huì)為模擬輸入的數(shù)字化表達(dá)帶來(lái)誤差。這種誤差稱為量化誤差,它會(huì)限制轉(zhuǎn)換器的分辨率。

模/數(shù)轉(zhuǎn)換器的架構(gòu)

  一般來(lái)說(shuō),模/數(shù)轉(zhuǎn)換器可分為兩大類:奈奎斯特率轉(zhuǎn)換器和過(guò)采樣轉(zhuǎn)換器。這些不同類別的轉(zhuǎn)換器在分辨率和輸出采樣率各有所長(zhǎng)。

奈奎斯特率轉(zhuǎn)換器

  奈奎斯特率轉(zhuǎn)換器可在所需最低頻率下捕捉到關(guān)于整個(gè)輸入帶寬的全部信息,因此奈奎斯特率轉(zhuǎn)換器的輸出數(shù)據(jù)率很高?,F(xiàn)今,三種最普遍的奈奎斯特率轉(zhuǎn)換器分別為SAR (逐次逼近寄存器)、閃速和流水線模/數(shù)轉(zhuǎn)換器。

SAR模/數(shù)轉(zhuǎn)換器

  逐次逼近寄存器(SAR)模/數(shù)轉(zhuǎn)換器主要是通過(guò)一個(gè)比較器來(lái)對(duì)輸入信號(hào)進(jìn)行二進(jìn)制搜尋。意思是模/數(shù)轉(zhuǎn)換器首先決定該輸入是大于或小于參考電壓的中間點(diǎn),該決定的結(jié)果便成為數(shù)字輸出中的最高有效位(MSB)。找不到輸入可能值的一半會(huì)被放棄,模/數(shù)轉(zhuǎn)換器之后再?zèng)Q定該輸入是大于或小于剩下來(lái)可能值的中間數(shù),所得出的結(jié)果便成為數(shù)字字的下一個(gè)位。

  上述的這項(xiàng)工作會(huì)不斷重復(fù),每次都會(huì)更以更高的分辨率來(lái)逼近輸入的數(shù)值,而且每個(gè)周期都會(huì)重用相同的比較器直到找出最低有效位(LSB)為止,這個(gè)數(shù)字字才算完整。由于SAR需要N次周期才能產(chǎn)生出一個(gè)具N位分辨率的輸出,因此通常將SAR的速度限制為幾個(gè)MSPS??墒怯捎诿恳粋€(gè)周期都可重用同一個(gè)的高分辨率(可能先被校準(zhǔn))比較器,因此在低功率下也可獲得高精度。美國(guó)國(guó)家半導(dǎo)體的低功率模/數(shù)轉(zhuǎn)換器采用SAR架構(gòu),可以達(dá)到高至14位的分辨率和1MSPS的操作。

閃速模/數(shù)轉(zhuǎn)換器

  閃速模/數(shù)轉(zhuǎn)換器特設(shè)有一堆連接到一個(gè)電阻梯的并行比較器,它們是由極正和極負(fù)的模/數(shù)轉(zhuǎn)換器參考電壓來(lái)驅(qū)動(dòng)。每一條電阻梯均被設(shè)計(jì)成與其鄰居有一個(gè)LSB的距離,以容許旁邊的比較器能以最少一個(gè)LSB來(lái)辨別輸入。所有比較器的輸出會(huì)形成一個(gè)溫度計(jì)代碼,而這代碼則會(huì)被轉(zhuǎn)化成一個(gè)二進(jìn)制的數(shù)字輸出。

  對(duì)于N位的分辨率,閃速模/數(shù)轉(zhuǎn)換器需要使用2N-1比較器,而這種比較器一般只限于使用在低分辨率的應(yīng)用。因?yàn)槊恳粋€(gè)增加的分辨位都會(huì)將比較器的功率和面積增大一倍。此外,位的增加也會(huì)同時(shí)提高對(duì)比較器準(zhǔn)確性的要求。因此,閃速轉(zhuǎn)換器一般都會(huì)被限制在8位的分辨率。在閃速模/數(shù)轉(zhuǎn)換器的設(shè)計(jì)當(dāng)中,大部份的精力都會(huì)集中在減少所用的比較器數(shù)量,目的是要降低轉(zhuǎn)換器在高速轉(zhuǎn)換時(shí)的功耗。正是憑著這個(gè)設(shè)計(jì)策略,美國(guó)國(guó)家半導(dǎo)體為業(yè)界帶來(lái)首屈一指的超低功率、千兆赫采樣率的8位模/數(shù)轉(zhuǎn)換器。

流水線模/數(shù)轉(zhuǎn)換器

  流水線模/數(shù)轉(zhuǎn)換器已成為8位或以上分辨率數(shù)據(jù)轉(zhuǎn)換應(yīng)用中的標(biāo)準(zhǔn)選擇,適用的采樣率范圍從5MHz到100MHz或以上。事實(shí)上,現(xiàn)今美國(guó)國(guó)家半導(dǎo)體所提供的8、10、12和14位的流水線模/數(shù)轉(zhuǎn)換器,其采樣率可高達(dá)200MSPS,并可提供非常大的輸入采樣帶寬。

  流水線架構(gòu)模/數(shù)轉(zhuǎn)換器不會(huì)像閃速模/數(shù)轉(zhuǎn)換器一般,要求有足夠的比較器來(lái)把輸入與可能輸入值比較。流水線架構(gòu)的原理是執(zhí)行多個(gè)的低分辨率閃速轉(zhuǎn)換級(jí),并把它們堆迭成列以形成一條流水線。對(duì)于流水線中的每一個(gè)級(jí),其前級(jí)的量化輸出會(huì)從原本輸入信號(hào)減去,而余數(shù)會(huì)被送到下一個(gè)級(jí)以進(jìn)行更微細(xì)的量化。

  這個(gè)過(guò)程會(huì)隨著信號(hào)在流水線中前進(jìn)而不斷重復(fù),直到LSB被決定出來(lái),之后所有在流水線中的輸出會(huì)組臺(tái)成一個(gè)接近輸入樣品數(shù)值的整體數(shù)字近似值。

  由于流水線可同時(shí)在多個(gè)樣品上工作,故此模/數(shù)轉(zhuǎn)換器可在每個(gè)時(shí)鐘周期輸出一個(gè)完整的數(shù)字字。這種并行處理可容許流水線在轉(zhuǎn)換器的全奈奎斯特率下提供高分辨率。可是,這種做法的代價(jià)便是帶來(lái)延遲。延遲發(fā)生在輸入首次被采樣到產(chǎn)生數(shù)字近似值之間。這個(gè)延遲被稱為管道延遲,其大小一般為采樣時(shí)鐘周期的十分之一。幸而,對(duì)于大部份的應(yīng)用而言,流水線模/數(shù)轉(zhuǎn)換器的延遲都可接受。

流水線模/數(shù)轉(zhuǎn)換器的挑戰(zhàn)

  美國(guó)國(guó)家半導(dǎo)體的高速模/數(shù)轉(zhuǎn)換器已經(jīng)清晰的證明流水線模/數(shù)轉(zhuǎn)換器能夠在高達(dá)200MSPS的采樣率下提供高動(dòng)態(tài)性能。雖然流水線架構(gòu)可在中到高分辨率下達(dá)到很高的頻率,但它仍然要受限于其它的設(shè)計(jì)參數(shù)。

高速電路

  由于流水線的每一個(gè)級(jí)必須處理前級(jí)的輸出,所以在轉(zhuǎn)換過(guò)程中會(huì)由一個(gè)采樣/保持(SHA)電路為每一個(gè)級(jí)提供一個(gè)固定的輸入。第一級(jí)的SHA必須能在全采樣率下維持模/數(shù)轉(zhuǎn)換器的整體精度,而這需要一個(gè)開關(guān)電容器電路將其于一個(gè)時(shí)鐘周期內(nèi)穩(wěn)定下來(lái)。同樣,第一級(jí)的加法器和數(shù)/模轉(zhuǎn)換器必須能于一個(gè)周期內(nèi)穩(wěn)定它們的輸出。這些對(duì)于第一級(jí)的速度上要求(對(duì)于下一級(jí)來(lái)說(shuō)這要求會(huì)降低)會(huì)迫使使用大帶寬的放大器和其它電路,從而引致較大的功耗消耗。

熱噪聲

  流水線模/數(shù)轉(zhuǎn)換器的最大動(dòng)態(tài)范圍會(huì)部分取決于轉(zhuǎn)換器輸入上的熱噪聲,包括輸入采樣電容器的kT/C噪聲。為了降低kT/C噪聲,可以選用較大的電容器,但代價(jià)是:增加了在輸入處的開關(guān)噪聲,更難驅(qū)動(dòng)輸入,必須使用較高性能和較大功率的模/數(shù)轉(zhuǎn)換器驅(qū)動(dòng)器。

遷移到未來(lái)的CMOS工藝

  與所有的抽樣輸入模/數(shù)轉(zhuǎn)換器一樣,流水線模/數(shù)轉(zhuǎn)換器要遷移到未來(lái)的CMOS工藝必須嚴(yán)峻的挑戰(zhàn)。由于流水線模/數(shù)轉(zhuǎn)換器通常都是使用一個(gè)升壓CMOS開關(guān)來(lái)為采樣電容器上的輸入信號(hào)采樣。這挑戰(zhàn)源于開關(guān)電容器的輸入。隨著CMOS工藝和其電源電壓不斷降低,可供CMOS開關(guān)用的過(guò)驅(qū)電壓會(huì)隨之減小,大大縮小了可進(jìn)行高分辨率采樣的輸入電壓范圍。再者,要設(shè)計(jì)出一個(gè)可有效應(yīng)用于深次微米工藝的較低電壓閾值的開關(guān)也不是一件容易的事。

輸入濾波和采樣時(shí)鐘的要求

  對(duì)于使用包括流水線架構(gòu)的任何類型的采樣輸入模/數(shù)轉(zhuǎn)換器來(lái)說(shuō),最后的挑戰(zhàn)是來(lái)自驅(qū)動(dòng)轉(zhuǎn)換器的外置電路,尤其是輸入濾波網(wǎng)絡(luò)和采樣時(shí)鐘。無(wú)論是使用什么樣的采樣輸入轉(zhuǎn)換器,在采樣運(yùn)行時(shí)混疊在要求頻帶內(nèi)的信號(hào)都需要使用抗混疊濾波器(AAF)來(lái)清除。由于現(xiàn)實(shí)難以達(dá)到陡斜的濾波器衰減特性,常迫使設(shè)計(jì)人員對(duì)所需的信號(hào)過(guò)份采樣。雖然過(guò)采樣可以縮減有可能在頻帶中出現(xiàn)混疊的頻率范圍,從而使對(duì)抗混疊濾波器的要求降低,但這過(guò)采樣會(huì)導(dǎo)致模/數(shù)轉(zhuǎn)換器浪費(fèi)奈奎斯特的帶寬,并使到系統(tǒng)的功耗增加。此外,過(guò)采樣還會(huì)增加對(duì)其后數(shù)字電路的工藝要求。

  對(duì)于采樣輸入模/數(shù)轉(zhuǎn)換器來(lái)說(shuō),提供給模/數(shù)轉(zhuǎn)換器的采樣時(shí)鐘是另一個(gè)決定整體動(dòng)態(tài)性能的重要因素,尤其對(duì)高分辨率和高輸入頻率的應(yīng)用來(lái)說(shuō)更甚。時(shí)鐘源的相位噪聲會(huì)隨著模/數(shù)轉(zhuǎn)換器輸出處的噪聲增加而出現(xiàn),因此系統(tǒng)設(shè)計(jì)人員必須小心處理以確保整體的系統(tǒng)分辨率不會(huì)被時(shí)鐘源局限。對(duì)于高速和高分辨率的模/數(shù)轉(zhuǎn)換器來(lái)說(shuō),時(shí)鐘的品質(zhì)很重要,因?yàn)楫?dāng)輸入頻率和模/數(shù)轉(zhuǎn)換器分辨率提高時(shí),系統(tǒng)對(duì)時(shí)鐘信號(hào)的純凈度要求也會(huì)相應(yīng)提升。

  從上述的討論中還可明顯看出,雖然流水線和其它的采樣式輸入模/數(shù)轉(zhuǎn)換器是高速和高性能應(yīng)用的最佳選擇,但無(wú)論對(duì)于模/數(shù)轉(zhuǎn)換器設(shè)計(jì)人員或系統(tǒng)設(shè)計(jì)人員來(lái)說(shuō)都充滿著挑戰(zhàn)。與采樣輸入模/數(shù)轉(zhuǎn)換器相反,CTSD模/數(shù)轉(zhuǎn)換器并不需要快速穩(wěn)定的電路或在其輸入處設(shè)有開關(guān)電容器,因此可避免增加模/數(shù)轉(zhuǎn)換器的功耗,而且亦無(wú)需在高分辨率的應(yīng)用使用高性能的驅(qū)動(dòng)器。此外,CTSD模/數(shù)轉(zhuǎn)換器還具有高效的抗混疊濾波的優(yōu)點(diǎn),可降低或免除對(duì)外加抗混疊濾波器的要求,并且不會(huì)浪費(fèi)模/數(shù)轉(zhuǎn)換器的帶寬。最后,CTSD技術(shù)還很適合遷移到未來(lái)的CMOS工藝。對(duì)于那些可同時(shí)使用CTSD和流水線架構(gòu)的高分辨率和100MSPS以下的應(yīng)用而言,CTSD技術(shù)會(huì)帶來(lái)壓倒性的優(yōu)勢(shì),這些優(yōu)勢(shì)將在后文中論述。

過(guò)采樣模/數(shù)轉(zhuǎn)換器

  奈奎斯特率轉(zhuǎn)換器一般都能有效地在高輸入帶寬下達(dá)到中級(jí)分辨率,而通常過(guò)采樣轉(zhuǎn)換器的表現(xiàn)則相反。由于過(guò)采樣轉(zhuǎn)換器的采樣頻率是大于輸入信號(hào)帶寬的奈奎斯特率,因此在即定轉(zhuǎn)換器采樣率下,過(guò)采樣轉(zhuǎn)換器的輸出率將會(huì)比奈奎斯特率轉(zhuǎn)換器的低。可是,假如換成是奈奎斯特帶寬,過(guò)采樣轉(zhuǎn)換器(即使沒(méi)有校準(zhǔn))能達(dá)到比奈奎斯特率轉(zhuǎn)換器更高的分辨率,當(dāng)中無(wú)需理會(huì)轉(zhuǎn)換器中CMOS電路的原有分辨率。這樣的模/數(shù)轉(zhuǎn)換器有兩類,分別是過(guò)采樣模/數(shù)轉(zhuǎn)換器和SD模/數(shù)轉(zhuǎn)換器。

過(guò)采樣模/數(shù)轉(zhuǎn)換器
  
  要清楚理解一個(gè)模/數(shù)轉(zhuǎn)換器是如何過(guò)采樣,最好從探討一個(gè)N位閃速模/數(shù)轉(zhuǎn)換器開始。這個(gè)轉(zhuǎn)換器的正參考電壓和負(fù)參考電壓分別為+VREF/2和 -VREF/2,而它的整個(gè)輸入范圍[-VREF/2,+VREF/2]則被細(xì)分成2N個(gè)較小的范圍,每個(gè)均有1 LSB寬,或VLSB = -VREF/2N。

  由于閃速模/數(shù)轉(zhuǎn)換器的輸出只能指派出一組有限輸出給一個(gè)無(wú)限范圍的輸入,因此一個(gè)輸入的輸出數(shù)字化表示便是原來(lái)幅度的總和再加上由數(shù)字近似值而來(lái)的信號(hào)誤差,而這個(gè)誤差信號(hào)即是量化誤差。一般來(lái)說(shuō),這里假設(shè)量化誤差的功率擁有一個(gè)白色的頻率光譜,并且從頻率0到采樣頻率fS之間平均分布。把這個(gè)固定的量化噪聲密度從0到fS/2 (即奈奎斯特帶寬)積分計(jì)算,那便可得出模/數(shù)轉(zhuǎn)換器輸出中的噪聲功率。最后,便可得出閃速模/數(shù)轉(zhuǎn)換器的SNR,其數(shù)值為 (0.176 + 6N) dB,其中N是輸出中的位數(shù)。

  在以上關(guān)于分布在DC和fS/2之間的量化誤差白噪聲的討論,為降低模/數(shù)轉(zhuǎn)換器輸出信號(hào)中的噪聲提供一個(gè)簡(jiǎn)單的方法。由于有限功率的量化噪聲會(huì)在所有頻率間平均分布,因此只要限制轉(zhuǎn)換器的可用帶寬,就可以削減輸出的總噪聲,從而提升帶寬內(nèi)信號(hào)的SNR。也就是說(shuō),假如把輸入帶寬局限在fS/2M,那整體的總和噪聲將可降低M倍,這便稱為過(guò)采樣比率。因此,一個(gè)過(guò)采樣模/數(shù)轉(zhuǎn)換器所能達(dá)到的最高SNR為:
  SNR = 1.76 + 6N + 10log10 (M) [3]
  在過(guò)采樣中,M值每增大四倍那SNR便會(huì)增加一個(gè)位(6 dB)。
調(diào)制器模/數(shù)轉(zhuǎn)換器

  在過(guò)采樣中的帶寬/分辨率取舍效率可以通過(guò)整形輸入信號(hào)或量化噪聲的頻譜來(lái)加強(qiáng)。前者一般都是用一個(gè)delta調(diào)制器來(lái)完成,而后者則需依靠一個(gè)SD調(diào)制器。由于SD調(diào)制器比起delta調(diào)制器在那些非理想化電路中表現(xiàn)更好,所以也被普遍采用。

  SD調(diào)制器的基本工作原理是在反饋環(huán)路中包含一個(gè)簡(jiǎn)單的量化器,以對(duì)量化噪聲整形并將大部份的噪聲移出要求頻帶之外,以準(zhǔn)備稍后再用濾波器來(lái)抑制。圖2表示出一個(gè)簡(jiǎn)單的SD調(diào)制器的例子,其中加性白噪聲源ei 來(lái)調(diào)制量化器。
 
圖2  SD調(diào)制器

圖3 表示出傳遞函數(shù),也稱為噪聲傳遞函數(shù)(NTF),它是從量化噪聲ei傳遞到供不同環(huán)路級(jí)L的調(diào)制輸出。

圖3  SD調(diào)制器中的量化噪聲整形

  從上述圖表,可以看到調(diào)制器在較高的頻率時(shí)會(huì)把量化噪聲放大,并同時(shí)抑制較低頻率的帶內(nèi)噪聲。在這種效應(yīng)下,量化噪聲會(huì)轉(zhuǎn)移到較高的頻率,在該處它們稍后會(huì)被濾走,從而大大降低了在調(diào)制器輸出處的整體帶內(nèi)量化噪聲能量。但要注意對(duì)于較高階的調(diào)制器,是會(huì)有更多的量化噪聲被整形出頻帶外,使得留在帶內(nèi)的量化噪聲較少。不過(guò),環(huán)路濾波器的階數(shù)不會(huì)無(wú)限增加,原因是當(dāng)環(huán)路的階級(jí)愈高,穩(wěn)定性就越低。

  可以看出對(duì)于一個(gè)SD調(diào)制器來(lái)說(shuō),可用的SNR以dB為單位就是:
  SNR = 1.76+6N+(2L+1) 10 log10(M) + 10 log 10 (2L+1)-(2L) 10 log 10 (p)     [3]

  如果與一個(gè)簡(jiǎn)單的過(guò)采樣模/數(shù)轉(zhuǎn)換器的SNR比較,當(dāng)M>p時(shí), SD調(diào)制器的SNR會(huì)較大,其實(shí)這是一種常見(jiàn)情況。隨著過(guò)采樣的頻率增加,SD調(diào)制器會(huì)不斷給出比簡(jiǎn)單過(guò)采樣更高的分辨率。上述公式表示過(guò)采樣率而增加的SNR會(huì)乘大(2L+1)倍,因此在SD調(diào)制器中的帶寬與分辨率間的取舍效率會(huì)比單一的過(guò)采樣高,尤其當(dāng)調(diào)制器的階級(jí)增加時(shí)這一情況更加明顯。SD調(diào)制器之所以能獲得更佳的分辨率,應(yīng)歸功于發(fā)生在SD環(huán)路反饋中的量化誤差噪聲整形。

  在SD調(diào)制器中量化器的輸出信號(hào)包含有輸入信號(hào)、其它噪聲以及經(jīng)整形后量化噪聲以外的失真成份。再者,環(huán)路輸出數(shù)據(jù)率會(huì)比要求的高M(jìn)倍。SD轉(zhuǎn)換過(guò)程的最后一個(gè)步驟是去除帶外的量化噪聲,并且將輸出的采樣率降低至所需的數(shù)據(jù)傳輸率,該功能由抽取濾波器執(zhí)行。

抽取濾波器

  在SD調(diào)制器輸出處的數(shù)字濾波器必須過(guò)濾所有的帶外量化噪聲,并且重新從環(huán)路采樣率MfS到所需的模/數(shù)轉(zhuǎn)換器輸出率fs之間為數(shù)字?jǐn)?shù)據(jù)采樣。為了降低實(shí)現(xiàn)的復(fù)雜性,通常都會(huì)在多個(gè)不同的級(jí)中采用抽取濾波器。

  一個(gè)簡(jiǎn)單的實(shí)現(xiàn)方法是采用一個(gè)簡(jiǎn)單的累積/拋棄或sinc濾波器作為第一級(jí),它一般會(huì)被限制在一個(gè)低階的抽取比例以防止出現(xiàn)明顯的帶內(nèi)降級(jí),而sinc的傳遞函數(shù)則可防止在不同再采樣率下的信號(hào)在帶內(nèi)出現(xiàn)混疊。然而,這類的配置通常都跟隨有一個(gè)低通濾波器,它可從sinc濾波器的中等輸出率將信號(hào)每10抽一到所需的采樣率fs/M。這低通濾波器也可用來(lái)補(bǔ)償sinc濾波器的帶內(nèi)降級(jí)??墒牵琒D模/數(shù)轉(zhuǎn)換器中的抽取濾波會(huì)導(dǎo)致比流水線模/數(shù)轉(zhuǎn)換器更長(zhǎng)的延遲,但現(xiàn)今大部份的應(yīng)用都能接受這增加了的幅度。(待續(xù))

電容器相關(guān)文章:電容器原理


濾波器相關(guān)文章:濾波器原理


濾波器相關(guān)文章:濾波器原理


比較器相關(guān)文章:比較器工作原理


低通濾波器相關(guān)文章:低通濾波器原理


數(shù)字濾波器相關(guān)文章:數(shù)字濾波器原理


評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉