新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計(jì)應(yīng)用 > 利用FPGA解決TMS320C54K/SDRAM的接口問題

利用FPGA解決TMS320C54K/SDRAM的接口問題

作者: 時(shí)間:2012-03-13 來源:網(wǎng)絡(luò) 收藏


圖中主要有三個(gè)模塊:DSP-IO、DMA_BUF和SD-CMD。其中DSP-IO是DSP端的接口,用來解碼TMS320C54x發(fā)送的SDRAM地址和命令。DMA_BUF代表緩沖區(qū)B0、B1。SD_CMD模塊用來產(chǎn)生SDRAM訪問所需的各種信號。

DSP_IO模塊又包括IO_DMA、DSP_BUF和DSP_
READ。IO_DMA產(chǎn)生SDRAM的命令信號即圖3中的DSP_RDY、DSP_SD_RW、DSP_SD_BANK_SW、DSP_SD_
ADDR20..0、DSP_SD_ADDR_RESET、DSP_SD_START。
DSP_BUF產(chǎn)生訪問B0、B1的地址、數(shù)據(jù)和控制信號,圖3中指DSP_SD_BUFCLKI、DSP_SD_BUFCLKO、DSP_SD_
BUFWE、DSP_SD_BUFADDR6..0、DSP_SD_BUFIN7..0。DSP-READ子模塊用來控制DSP的讀寫方向。
DMA_BUF分為B0、B1兩個(gè)緩沖區(qū),用來進(jìn)行數(shù)據(jù)傳送每個(gè)緩沖區(qū)的輸入輸出信號包括CLKI、CLKO、WE、ADDR6-0、DATA_IN7-0、DATA_OUT7-0。
BANK_SW是一個(gè)開關(guān)信號用于DSP和SDRAM對B0、B1的切換訪問。

SD_CMD模塊包括刷新、讀、寫功能。當(dāng)DSP芯片發(fā)出SDRAM讀命令時(shí),128字節(jié)的數(shù)據(jù)從SDRAM中讀出來并被存儲(chǔ)到B0或B1中,當(dāng)DSP發(fā)出寫命令之時(shí),128字節(jié)的數(shù)據(jù)傳到B0或B1之中并被最終寫到SDRAM中。

4 軟件設(shè)計(jì)

TMS626812A SDRAM有兩兆字節(jié)的存儲(chǔ)容量。所以DSP用兩個(gè)I/O地址向FPGA傳送訪問SDRAM的高低地址。此文中該兩個(gè)I/O地址對應(yīng)于圖4中的03hDMA_ADDH和04hDMA_ADDL。另外,還有一個(gè)I/O地址圖4中的05h用來向FPGA傳送命令產(chǎn)生SDRAM訪問的信號。
DSP向SDRAM寫數(shù)據(jù)時(shí)的操作步驟如下:


1數(shù)據(jù)先被寫到B0或B1。

2SDRAM的訪問地址經(jīng)由DSP的I/O地址DMA_ADDH和DMA_ADDL發(fā)送到FPGA中。

3DSP向FPGA發(fā)出一個(gè)命令(I/O地址為DMA_CTL)產(chǎn)生控制信號,使SDRAM從B0或B1中讀取數(shù)值。
DSP從SDRAM讀數(shù)據(jù)的操作步驟如下:

1DSP傳送訪問SDRAM的地址。

2DSP經(jīng)由FPGA傳送一個(gè)命令,使得數(shù)據(jù)從SDRAM中讀到FPGA中。

3DSP從B0或B1中讀得數(shù)據(jù)。
圖4為DSP中與數(shù)據(jù)傳送相關(guān)的各類存儲(chǔ)器的分配情況。
具體設(shè)計(jì)時(shí),應(yīng)參考相關(guān)資料進(jìn)行補(bǔ)充。不同的DSP與不同類型的SDRAM接口時(shí),會(huì)有細(xì)微的區(qū)別,電路設(shè)計(jì)完畢后要進(jìn)行認(rèn)真而多方面的測試。

參考文獻(xiàn)

1 Application Report Spra531. Texas Instruments Incorporated
1999
2 王年旭.DSP基礎(chǔ)與應(yīng)用系統(tǒng)設(shè)計(jì).北京北京航空航天大
學(xué)出版社 2001
3 TMS626812A Synchronous Dynamic Random-Access Memo-
ries Data Sheet. Texas Instruments Incorporated1998


上一頁 1 2 下一頁

關(guān)鍵詞: FPGA TMS320C54K SDRAM

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉