新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計應(yīng)用 > AEMB軟核處理器的SoC系統(tǒng)驗證平臺的構(gòu)建

AEMB軟核處理器的SoC系統(tǒng)驗證平臺的構(gòu)建

作者: 時間:2010-05-25 來源:網(wǎng)絡(luò) 收藏

  芯片的規(guī)模一般遠(yuǎn)大于普通的ASIC,同時深亞微米工藝帶來的設(shè)計困難等使得設(shè)計的復(fù)雜度大大提高。仿真與驗證是設(shè)計流程中最復(fù)雜、最耗時的環(huán)節(jié),約占整個芯片開發(fā)周期的50%~80%,采用先進的設(shè)計與仿真驗證方法成為SoC設(shè)計成功的關(guān)鍵。一個簡單可行的SoC驗證平臺,可以加快SoC系統(tǒng)的開發(fā)與驗證過程。器件的主要開發(fā)供應(yīng)商都針對自己的產(chǎn)品推出了SoC系統(tǒng)的開發(fā)驗證平臺,如基于Nios II微處理器的SOPC系統(tǒng)與基于MicroBlaze微處理器的SOPC系統(tǒng)等。它們功能強大,而且配有相應(yīng)的開發(fā)環(huán)境與系統(tǒng)集成的IP核。但每個器件廠商的SOPC系統(tǒng)只適用于自己開發(fā)的器件,同時需要支付相應(yīng)的使用費用且沒有源代碼,所以在學(xué)習(xí)以及普通設(shè)計開發(fā)驗證中使用起來會有諸多的不便。

  本文采用OpenCores組織所發(fā)布的32位微處理器作為SoC系統(tǒng)的控制中心,通過Wishbone總線互聯(lián)規(guī)范將OpenCores組織發(fā)布維護的相關(guān)IP核集成在目標(biāo)SoC系統(tǒng)上,構(gòu)成了最終的SoC驗證平臺。

  1 及Wishbone總線介紹

  是一款高效的開源微處理器軟核,在指令上與Xilinx公司針對其器件開發(fā)的Microblaze微處理器兼容,而且在結(jié)構(gòu)上還有所增強。它主要有以下特點:

 ?、佘浐嗽O(shè)計得非常小,相對于其他的一些微處理器軟核,在物理實現(xiàn)上占用較少的硬件邏輯資源;

 ?、谥С钟布系亩嗑€程,可以有效地執(zhí)行操作系統(tǒng)相關(guān)的代碼;

 ?、跘EMB是在LGPL3下開發(fā)的,所以它完全可以作為一個部分嵌入到一個大的設(shè)計中,同時非常適合一些科研院所以及高校或者個人用來學(xué)習(xí);

  ④支持Wishbone總線規(guī)范,可以非常容易地集成其他的一些支持Wishbone總線規(guī)范的開源IP核;

  ⑤完全通過一些參數(shù)來定義系統(tǒng)的可配置功能,如系統(tǒng)的地址空間和一些其他可選的功能單元;

 ?、拊谥噶钌?9%與EDK6.2兼容,可以方便地使用已經(jīng)非常成熟的開發(fā)工具鏈。

  Wishbone總線規(guī)范是一種片上系統(tǒng)IP核互連體系結(jié)構(gòu)。它定義了一種IP核之間公共的邏輯接口,減輕了系統(tǒng)組件集成的難度,提高了系統(tǒng)組件的可重用性、可靠性和可移植性,加快了產(chǎn)品市場化的速度。Wishbone總線規(guī)范可用于軟核、固核和硬核,對開發(fā)工具和目標(biāo)硬件沒有特殊要求,并且?guī)缀跫嫒菽壳按嬖诘乃芯C合工具,可以用多種硬件描述語言來實現(xiàn)。Wishbone總線提供了4種不同的IP核互連方式:

  ◆點到點(point-to-point),用于兩IP核直接互連;

  ◆數(shù)據(jù)流(data flow),用于多個串行IP核之間的數(shù)據(jù)并發(fā)傳輸;

  ◆共享總線(shared bus),多個IP核共享一條總線;

  ◆交叉開關(guān)(crossbar switch),同時連接多個主從部件,可提高系統(tǒng)吞吐量。


上一頁 1 2 3 下一頁

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉