新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設計應用 > 賽靈思FPGA全局時鐘網絡結構詳解

賽靈思FPGA全局時鐘網絡結構詳解

作者: 時間:2014-02-14 來源:摘自《電子發(fā)燒友》 收藏

  在 系列 產品中,全局時鐘網絡是一種全局布線資源,它可以保證到達各個目標邏輯單元的時延基本相同。其時鐘分配樹結構如圖1所示。

本文引用地址:http://2s4d.com/article/221556.htm

  針對不同類型的器件,公司提供的全局時鐘網絡在數量、性能等方面略有區(qū)別,下面以Virtex-4系列芯片為例,簡單介紹全局時鐘網絡結構。

  Virtex- 4系列利用1.2V、90nm三柵極氧化層技術制造而成,與前一代器件相比,具備靈活的時鐘解決方案,多達80個獨立時鐘與20個數字時鐘管理器,差分全局時鐘控制技術將歪斜與抖動降至最低。以全銅工藝實現的全局時鐘網絡,加上專用時鐘緩沖與驅動結構,從而可使全局時鐘到達芯片內部所有的邏輯可配置單元,且I/O單元以及塊的時延和抖動最小,可滿足高速同步電路對時鐘觸發(fā)沿的苛刻需求。

Virtex-4 FPGA全局時鐘網絡結構

  在FPGA設計中,FPGA全局時鐘路徑需要專用的時鐘緩沖和驅動,具有最小偏移和最大扇出能力,因此最好的時鐘方案是由專用的全局時鐘輸入引腳驅動的單個主時鐘,去鐘控設計項目中的每一個觸發(fā)器。只要可能就應盡量在設計項目中采用全局時鐘,因為對于一個設計項目來說,全局時鐘是最簡單和最可預測的時鐘。

  在軟件代碼中,可通過調用原語IBUFGP來使用全局時鐘。IBUFGP的基本用法是:

  IBUFGP U1(.I(clk_in), .O(clk_out));

  全局時鐘網絡對FPGA設計性能的影響很大,所以本書在第11章還會更深入、更全面地介紹全局時鐘網絡以及相關使用方法。

  模塊的使用

  1.模塊的組成和功能介紹

  數字時鐘管理模塊(Digital Clock Manager,)是基于的其他系列器件所采用的數字延遲鎖相環(huán)(DLL,Delay Locked Loop)模塊。在時鐘的管理與控制方面,DCM與DLL相比,功能更強大,使用更靈活。DCM的功能包括消除時鐘的延時、頻率的合成、時鐘相位的調整等系統(tǒng)方面的需求。DCM的主要優(yōu)點在于:

  (1)實現零時鐘偏移(Skew),消除時鐘分配延遲,并實現時鐘閉環(huán)控制;

  (2)時鐘可以映射到PCB上用于同步外部芯片,這樣就減少了對外部芯片的要求,將芯片內外的時鐘控制一體化,以利于系統(tǒng)設計。對于DCM模塊來說,其關鍵參數為輸入時鐘頻率范圍、輸出時鐘頻率范圍、輸入/輸出時鐘允許抖動范圍等。

  DCM 共由四部分組成,如圖2所示。其中最底層仍采用成熟的DLL模塊;其次分別為數字頻率合成器(DFS,Digital Frequency Synthesizer)、數字移相器(DPS,Digital Phase Shifter)和數字頻譜擴展器(DSS,Digital Spread Spectrum)。不同的芯片模塊的DCM輸入頻率范圍是不同的,例如:

DCM 共由四部分組成

fpga相關文章:fpga是什么


鎖相環(huán)相關文章:鎖相環(huán)原理

上一頁 1 2 3 4 下一頁

評論


相關推薦

技術專區(qū)

關閉