新聞中心

EEPW首頁(yè) > 模擬技術(shù) > 設(shè)計(jì)應(yīng)用 > 高速12位模數(shù)轉(zhuǎn)換器及其在圖像采集中的應(yīng)用

高速12位模數(shù)轉(zhuǎn)換器及其在圖像采集中的應(yīng)用

作者: 時(shí)間:2009-09-21 來源:網(wǎng)絡(luò) 收藏

  1 的特點(diǎn)及功能

  是美國(guó)ANALOG DEVICE公司生產(chǎn)的具有采樣保持功能的逐次逼近式12位,根據(jù)輸入模擬信號(hào)范圍的不同可分為-1,AD7892-2, AD7892-3三種類型。其中,AD7892-1輸入信號(hào)范圍為±10V或者±5V(可設(shè)置),AD7892-2輸入信號(hào)范圍為0~+2.5V,這兩種的采樣轉(zhuǎn)換速率均為500kSPS,AD7892-3的輸入信號(hào)范圍為±2.5V,采樣轉(zhuǎn)換速率為600kSPS,AD7892-1和AD7892-3的輸入信號(hào)過壓保護(hù)電壓分別為±17V和±7V。

  AD7892模數(shù)轉(zhuǎn)換器具有如下特點(diǎn):

  ●單電源工作(+5V);

  ●內(nèi)含采樣保持放大器;

  ●具有高速串、接口。

  AD7892的內(nèi)部框圖如圖1所示,它內(nèi)含模擬信號(hào)換算電路、采樣保持電路、A/D轉(zhuǎn)換的基準(zhǔn)電源(+2.5V)、時(shí)鐘電路、12位逐次逼近式ADC 電路和控制電路,轉(zhuǎn)換的結(jié)果可以輸出,也可以輸出,非常容易和微處理器或DSP(數(shù)字信號(hào)處理器)接口。AD7892共有兩種封裝,一種是24腳雙列直插式DIP封裝,另一種為貼面式SOIC封裝,AD7892的引腳排列如圖2所示。各引腳的功能說明如表1所列。

AD7892的內(nèi)部框圖

AD7892的引腳排列

引腳的功能說明

  2 工作和轉(zhuǎn)換后的二進(jìn)制代碼

  下面以-40℃~+85℃的工業(yè)品(即A、B類)為例進(jìn)行介紹,-55℃~+125℃(即C類)的某些參數(shù)略有區(qū)別。

  2.1 輸出

  當(dāng)MODE腳接高電平時(shí),AD7892為并行輸出方式,其如圖3所示。CONVST信號(hào)t1應(yīng)大于35ns,在上升沿,采樣保持器進(jìn)入保持狀態(tài),并開始A/D轉(zhuǎn)換,轉(zhuǎn)換時(shí)間tCONV為1.47μs(AD7892-3)或1.6μs(AD7892-1,AD7892-2),轉(zhuǎn)換結(jié)束后EOC腳輸出t2≥60ns的負(fù)脈沖以進(jìn)行中斷或數(shù)據(jù)鎖存,并在EOC下降沿開始下次采樣,也是轉(zhuǎn)換一結(jié)束就開始下次采樣,采樣時(shí)間tACQ要大于等于200ns(AD7892-3)或400ns(AD7892-1,AD7892-2),當(dāng)轉(zhuǎn)換結(jié)束后(EOC的下降沿),只要CS和RD有效,經(jīng)過t6=40ns的時(shí)間,即可在DB0~DB11上獲得轉(zhuǎn)換后的12位數(shù)據(jù),CS和一般片選相同,可一直有效,外加RD的時(shí)間t5亦應(yīng)大于35ns。下次采樣和本次的輸出可同時(shí)進(jìn)行,所以最小的一次采樣轉(zhuǎn)換輸出時(shí)間對(duì)于AD7892-3 來說為1.47+0.2=1.67μs(600kSPS),而對(duì)于AD7892-1和AD7892-2來說為1.6+0.4=2μs(即 500kSPS),圖3中t9≥200ns,t7≈5ns,t3、t4、t8可為零(此時(shí)t9=tACQ)。

時(shí)序圖

  2.2 輸出時(shí)序

  當(dāng)MODE腳為低時(shí),為方式,時(shí)序如圖4所示。采用這種方式可和工業(yè)標(biāo)準(zhǔn)的微處理器、控制器和DSP等相連。其轉(zhuǎn)換啟動(dòng)信號(hào)CONVST、結(jié)束信號(hào)EOC、片選CS和圖3相同,數(shù)據(jù)的讀出應(yīng)在EOC的下降沿到下次采樣前,即CONVST上升前的200ns(AD7892-3)或400ns(AD7892-1,-2)之間進(jìn)行。EOC的下降沿可產(chǎn)生中斷或產(chǎn)生RFS信號(hào),在讀出期間RFS應(yīng)保持低電平,否則數(shù)據(jù)線為三態(tài),SCLK一般由接收數(shù)據(jù)者提供,進(jìn)行同步輸出輸入的最高頻率是20MHz(高、低電平最小時(shí)間為25ns),每一個(gè) SCLK的上升沿延時(shí)一段時(shí)間后(最小5ns,最大25ns),在數(shù)據(jù)線上輸出一位,共輸出16位數(shù)據(jù),前四位是0,后12位是轉(zhuǎn)換后的有效數(shù)據(jù),高位在前,DB0是最后一位,16位數(shù)據(jù)輸出后由RFS或第17個(gè)SCLK的上升沿(哪個(gè)在前,哪個(gè)起作用)使輸出變?yōu)楦咦钁B(tài),讀出數(shù)據(jù)最少需要16個(gè)脈沖,假設(shè)SCLK的最高頻率為20MHz,則讀出時(shí)間最少要800ns,在加上采樣和轉(zhuǎn)換時(shí)間,對(duì)于AD7892-3來說最高速度為400kSPS,對(duì)于 AD7892-1和-2來說最高速度為357kSPS。

時(shí)序圖

  2.3 轉(zhuǎn)換后的二進(jìn)制代碼

  由于三種類型的模擬輸入范圍不同,因而其轉(zhuǎn)換輸出的二進(jìn)制代碼也不同,表2所列為AD7892-1和AD7892-3的輸入輸出代碼、表3所列為AD7892-2的代碼。

AD7892

AD7892

  對(duì)于AD7892-1和AD7892-3,F(xiàn)SR為滿度范圍,如輸入為±10V,則FSR=20V,輸入為±5V,F(xiàn)SR=10V,輸入為±2.5V, FSR="5V"。模擬信號(hào)從-FSR/2→GND→+FSR/2變化,輸出則從100…000→111…111→000…000→011…111變化。而對(duì)于AD7892-2,在輸入從0→+2.5V變化時(shí),輸出則從全0→全1。

  3 AD7892在CCD中的應(yīng)用

  圖5所示為AD7892用于CCD系統(tǒng)的電路圖。目的是把CCD讀出的模擬信號(hào)(單極性)轉(zhuǎn)換為12位數(shù)字信號(hào),以便微機(jī)能夠進(jìn)行處理,該電路采用的是AD7892AN-1的并行輸出模式,其速度設(shè)計(jì)為400kSPS。

AD7892用于CCD圖像采集系統(tǒng)的電路圖

  在此應(yīng)用中,將IN2接到IN1,其輸入范圍為±5V,CCD產(chǎn)生的輸出信號(hào)經(jīng)調(diào)理電路進(jìn)行處理后其輸出電壓范圍為-5V~0V,故輸出D11~D0為100…000~111…111,即從2048→4095,在D11反相后,鎖存器鎖存的數(shù)據(jù)為000…000→011…111,即從0→2047。在微機(jī)發(fā)出CONVST信號(hào)啟動(dòng)轉(zhuǎn)換的同時(shí),把上次轉(zhuǎn)換的結(jié)果的低八位取走,然后取走高四位。



評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉