新聞中心

EEPW首頁 > 模擬技術(shù) > 設(shè)計(jì)應(yīng)用 > 直接數(shù)字頻率合成器的實(shí)現(xiàn)設(shè)計(jì)方案

直接數(shù)字頻率合成器的實(shí)現(xiàn)設(shè)計(jì)方案

作者: 時(shí)間:2012-10-17 來源:網(wǎng)絡(luò) 收藏
auto; -webkit-text-stroke-width: 0px">AD9850采用32位相位累加器,截?cái)喑?4位,輸入正弦查詢表,查詢表輸出截?cái)喑?0位,輸入到DAC。DAC輸出兩個(gè)互補(bǔ)的模擬電流,接到濾波器上。調(diào)節(jié)DAC滿量程輸出電流,需外接一個(gè)電阻Rset,其調(diào)節(jié)關(guān)系是Iset=32(1.248V/Rset),滿量程電流為10~20mA。

2.2 采用低頻正弦波DDS單片電路的解決方案

Micro Linear公司的電源管理事業(yè)部推出低頻正弦波DDS單片電路ML2035以其價(jià)格低廉、使用簡(jiǎn)單得到廣泛應(yīng)用。ML2035特性:(1)輸出頻率為直流到25kHz,在時(shí)鐘輸入為12.352MHz野外頻率分辨率可達(dá)到1.5Hz(-0.75~+0.75Hz),輸出正弦波信號(hào)的峰-峰值為Vcc;

(2)高度集成化,無需或僅需極少的外接元件支持,自帶3~12MHz晶體振蕩電路;(3)兼容的3線SPI串行輸入口,帶雙緩沖,能方便地配合單片機(jī)使用;(4)增益誤差和總諧波失真很低。

ML2035為DIP-8封裝,各引腳功能如下:

(1)Vss:-5V電源;

(2)SCK:串行時(shí)鐘輸入,在上升沿將串行數(shù)據(jù)鎖入16位移位寄存器;

(3)SID:串行數(shù)據(jù)輸入,該串行數(shù)據(jù)為頻率控制字,決定6腳輸出的頻率;

(4)LATI:串行數(shù)據(jù)鎖存,在下降沿將頻率控制字鎖入16位數(shù)據(jù)鎖存器;

(5)Vcc:+5電源;

(6)Vout:模擬信號(hào)輸出;

(7)GND:公共地,輸入、輸出均以此點(diǎn)作為參考點(diǎn);

(8)CLK IN:時(shí)鐘輸入,可外接時(shí)鐘或石英晶體。

ML2035生成的頻率較低(0~25kHz),一般應(yīng)用于一些需產(chǎn)生的頻率為工頻和音頻的場(chǎng)合。如用2片ML2035產(chǎn)生多頻互控信號(hào),并與AMS3104(多頻接收芯片)或ML2031/2032(音頻檢波器)配合,制作通信系統(tǒng)中的收發(fā)電路等。

可編程正弦波發(fā)生器芯片ML2035設(shè)計(jì)巧妙,具有可編程、使用方便、價(jià)格低廉等優(yōu)點(diǎn),應(yīng)用范圍廣泛。很適合需要低成本、高可靠性的低頻正弦波信號(hào)的場(chǎng)合。

ML2037是新一代低頻正弦波DDS單片電路,生成的最高頻可達(dá)500kHz。

2.3 自行設(shè)計(jì)的基于FPGA芯片的解決方案

DDS技術(shù)的實(shí)現(xiàn)依賴于高速、高性能的數(shù)字器件??删幊踢壿嬈骷云渌俣雀?、規(guī)模在、可編程,以及有強(qiáng)大EDA軟件支持等特性,十分適合實(shí)現(xiàn)DDS技術(shù)。Altera是著名的PLD生產(chǎn)廠商,多年來一直占據(jù)著行業(yè)領(lǐng)先的地位。Altera的PLD具有高性能、高集成度和高性價(jià)比的優(yōu)點(diǎn),此外它還提供了功能全面的開發(fā)工具和豐富的IP核、宏功能外它還提供

低通濾波器相關(guān)文章:低通濾波器原理




關(guān)鍵詞: 數(shù)字頻率 合成器

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉