新聞中心

EEPW首頁 > 模擬技術 > 設計應用 > 基于ADSP-BF561的寬帶信息終端設計

基于ADSP-BF561的寬帶信息終端設計

作者: 時間:2013-09-24 來源:網(wǎng)絡 收藏
ke-width: 0px">
圖3 圖形用戶界面主菜單截圖

  4 結(jié)論

  本系統(tǒng)成本優(yōu)勢明顯。其中采用的Blackfin uClinux操作系統(tǒng),由ADI公司支持的技術網(wǎng)站免費提供;ADI公司還攜該網(wǎng)站一起,向用戶提供持續(xù)的技術支持(如版本升級、新項目資源提供等)。

  實際上,由于ADI BF561天然具備對稱多處理器(SMP)體系結(jié)構(gòu)的特性,它采用完全的兩個處理器通過高速通道相連,并共享外設和存儲器空間[2],使得開發(fā)人員可以將大量的運算應用均勻分配到每顆內(nèi)核上,從而最大限度地利用雙核處理器資源,有效控制成本。另一方面,由于DSP的可編程特性,本系統(tǒng)除了能充分利用處理器資源,在多種解碼能力(如AVS)的后續(xù)擴展方面,優(yōu)勢也非常顯著。

  總之,本文結(jié)合當前的“3C”融合趨勢和IPTV技術發(fā)展現(xiàn)狀,提出并設計實現(xiàn)了一種基于DSP的終端。該終端具有很高的可靠性、良好的擴展性和優(yōu)異的性能價格比,并已在市場批量推廣中得到了有效驗證。


上一頁 1 2 3 下一頁

評論


相關推薦

技術專區(qū)

關閉