關(guān) 閉

新聞中心

EEPW首頁(yè) > 工控自動(dòng)化 > 設(shè)計(jì)應(yīng)用 > 串行輸入PLL集成頻率合成器MB15A02及其應(yīng)用

串行輸入PLL集成頻率合成器MB15A02及其應(yīng)用

作者: 時(shí)間:2006-01-15 來(lái)源:網(wǎng)絡(luò) 收藏

1 主要特點(diǎn)

02是日本富士通公司開(kāi)發(fā)的集成頻率合成器。它采用變模分頻技術(shù),是一個(gè)單片串行輸入頻率合成器,02具有如下特點(diǎn):

工作頻率很高:fINMAX(fVCO)=1.1GHz(PIN MIN為-10dBm時(shí));

功耗低,工作時(shí)只需提供5V電壓和7mA電流;

工作溫度范圍寬:-40℃~85℃;

具有兩類(lèi)相位檢波器輸出;

采用變模分頻技術(shù),可在保證頻率分辨率的條件下,提高合成器的工作頻率,且不影響頻率的轉(zhuǎn)換時(shí)間;

內(nèi)含一個(gè)1.1GHz的雙模前置分頻器(選擇64/65分頻比或128/129分頻比);

內(nèi)含串行輸入18位可編程分頻器和串行輸入15位可編程參考分頻器。

2 引腳功能

3 工作原理

02的內(nèi)部結(jié)構(gòu)如圖2所示。圖中,當(dāng)二進(jìn)制串行數(shù)據(jù)輸入到Data引腳后,數(shù)據(jù)將在時(shí)鐘的上升沿串行輸入到內(nèi)部移位寄存器中,當(dāng)LE為高電平或開(kāi)路時(shí),電路將根據(jù)控制位把存儲(chǔ)的數(shù)據(jù)傳入鎖存器。此時(shí)若其控制位為1,數(shù)據(jù)將傳入15位鎖存器;如果控制位為0且LE為1,數(shù)據(jù)則傳入18位鎖存器。圖2中的可編程參考分頻器包含有14位可編程參考分頻器、15位鎖存器和16位移位寄存器。

串行16位數(shù)據(jù)的具體格式如圖3所示。其中,S1~S14用于設(shè)定可編程參考計(jì)數(shù)器的分頻比,范圍為6~16383。而設(shè)置前置分頻器分頻比時(shí),如SW為1,分頻比為64/65,而如SW為0,則分頻比為128/129,圖3中的C位為控制位(設(shè)置為高電平)。MB15中的可編程分頻器包括19位移位寄存器、18位鎖存器、7位收計(jì)數(shù)器和11位可編程計(jì)數(shù)器。圖4所示是其串行19位數(shù)據(jù)格式,其中S8~S18為可編程計(jì)數(shù)器分頻比設(shè)置位,范圍為16~2047,該分頻比不能低于16。S1~S7為吸收計(jì)數(shù)器分頻比的設(shè)置位,范圍為0~127。C為控制位,通常設(shè)置為低電平。

4 雙模分頻技術(shù)的原理

M/M+1分頻器在頻率合成器中很常用,它有兩種工作模式,即M次分頻模式和M+1次分頻模式,具體模式可由控制端決定。當(dāng)控制端為0時(shí),預(yù)置數(shù)為輸入數(shù)據(jù)的補(bǔ)碼,即為M分頻;當(dāng)控制端為1時(shí),預(yù)置數(shù)為輸入數(shù)據(jù)的反碼,即為M+1分頻。圖5所示是雙模分頻鎖相頻率合成器的工作原理。圖中,外部壓控振蕩器(VCO)的輸出頻率為fVCO,晶振的輸出頻率為fOSC;14位可編程參考計(jì)數(shù)器的分頻比R為6~16383;11位可編程計(jì)數(shù)器的分頻比N為16~2047,7位吸收計(jì)數(shù)器的分頻比A為0~127,A應(yīng)小于N;相位比較器的兩路輸入信號(hào)分別為fr和fp,雙模前置分頻器分頻比P為64/65或128/129。雙模分頻器的輸出可同時(shí)驅(qū)動(dòng)兩個(gè)可編程分頻器,分別預(yù)置為N、A,并進(jìn)行減法計(jì)數(shù)。在N計(jì)數(shù)器未計(jì)數(shù)到0時(shí),模式控制為高電平,雙模分頻器的輸出頻率為fVCO/(p+I)。當(dāng)輸入A(p+1)周期后,A分頻器計(jì)數(shù)到0,此時(shí)模式控制電平將變?yōu)榈碗娖?,同時(shí)N分頻器還存在N-A,因此,必須N>A。這樣,受模式控制低電平控制,雙模分頻器的輸出頻率為fvco/p。再經(jīng)過(guò)(N-A)p個(gè)周期,N計(jì)數(shù)器也計(jì)數(shù)到0,此時(shí)兩計(jì)數(shù)器重賦預(yù)置值N、A,同時(shí)PD輸出比相脈沖,并將模式控制信號(hào)恢復(fù)到高電平。在一個(gè)完整的周期中,輸入的周期數(shù)(即總分頻比)為:

NT=A(P+1)+(N-A)P=PN+A

所以:fp=fvco/[(PN)+A]

fr=fosc/R

當(dāng)相位鎖定時(shí):

fr=fp,即fvco=[(PN)+A]fosc/R。

FC引腳用于改變相位比較器的相位特性。根據(jù)FC腳的輸入電平,可將內(nèi)部積分器的輸出電平(Do端)特性和相位比較器的輸出電平(φR、φP)求反。此外,F(xiàn)C還控制著相位比較器監(jiān)測(cè)端(fout)的輸出電平。

5 應(yīng)用電路

MB15的典型應(yīng)用電路如圖6所示。該電路是一個(gè)由微機(jī)控制的UFH移動(dòng)無(wú)線電話信道的頻率合成器,其工作頻率為450MHz,fr=25kHz。由圖可見(jiàn),MB15的外圍電路非常簡(jiǎn)單。電路中可設(shè)置環(huán)路總分頻比為NT=NP+A=17733~17758,其中P=64,N=277,A=5~30。由于fvco/NT=fp=fr=fosc/R,所以,輸出頻率(VCO輸出)應(yīng)為:fvco=frNT=443.325~443.950MHz,步進(jìn)25kHz。

在圖6中,R值可根據(jù)選定的參考晶振頻率來(lái)確定。C1、C2值取決于晶振頻率。應(yīng)當(dāng)說(shuō)明的是:MB15A02的LE、FC端內(nèi)部有上拉電阻器。當(dāng)采用外部積分器時(shí),Vp端連接到Vcc端。當(dāng)LD為高電平時(shí),電路為鎖定狀態(tài),此時(shí)鎖定檢測(cè)端(LOCKDET)輸出低電平。特別要注意的是,由于該電路要工作在UFH頻段,因此,LPF電路設(shè)計(jì)中的0Ω電阻不能忽略。

分頻器相關(guān)文章:分頻器原理


關(guān)鍵詞: PLL 15A A02 MB

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉