新聞中心

EEPW首頁(yè) > 嵌入式系統(tǒng) > 設(shè)計(jì)應(yīng)用 > 盤點(diǎn)RS485收發(fā)連接器參考電路設(shè)計(jì)

盤點(diǎn)RS485收發(fā)連接器參考電路設(shè)計(jì)

作者: 時(shí)間:2018-08-07 來源:網(wǎng)絡(luò) 收藏

本文引用地址:http://2s4d.com/article/201808/385594.htm

555定時(shí)器為邊沿觸發(fā),當(dāng)TxD發(fā)送高電平時(shí),555定時(shí)器OUT引腳輸出低電平,當(dāng)TxD發(fā)送低電平時(shí),555定時(shí)器OUT引腳輸出高電平,當(dāng)TxD轉(zhuǎn)為高電平時(shí),OUT引腳輸出的高電平狀態(tài)會(huì)延遲一會(huì)再轉(zhuǎn)入低電平,以確保發(fā)送數(shù)據(jù)的正確性。

采用74HC14和RC電路實(shí)現(xiàn),此電路是對(duì)單純使用74HC14實(shí)現(xiàn)自收發(fā)電路的改進(jìn),增加了RC充放電電路,減少總線處于空閑狀態(tài)的時(shí)間,電路如下圖:

  

當(dāng)TxD信號(hào)為高電平,則通過電阻為電容充電,其充電時(shí)間為T,該時(shí)間應(yīng)設(shè)置為串口發(fā)送一個(gè)字節(jié)所需要的時(shí)間,由R,C參數(shù)來確定。當(dāng)電容充滿后,則DE/RE為低電平,使ADM2483處于接收狀態(tài)。在發(fā)送數(shù)據(jù)時(shí),TxD起始位產(chǎn)生第一個(gè)下降沿,使電容經(jīng)過二極管進(jìn)行快速放電,使DE/RE很快變?yōu)楦唠娖剑珹DM2483處于發(fā)送狀態(tài)。在發(fā)送過程中, 當(dāng)TxD變成高電平時(shí),電容通過電阻緩慢充電,使DE/RE仍然保持在發(fā)送狀態(tài),可有效吸收總線上的反射信號(hào)。當(dāng)RC充電結(jié)束,使DE/RE轉(zhuǎn)入接受狀態(tài)時(shí), 總線上的上拉、下拉電阻將維持TxD高電平的發(fā)送狀態(tài),直至整個(gè)bit發(fā)送結(jié)束。

當(dāng)數(shù)據(jù)發(fā)送完畢以后,TxD變?yōu)楦唠娖?,RC又開始充電,即經(jīng)T時(shí)間后,ADM2483又轉(zhuǎn)換為接收狀態(tài)。以上所有電路均為參考電路,為者提供思路,在實(shí)際使用中請(qǐng)?jiān)俅悟?yàn)證,以確保電路的穩(wěn)定及不會(huì)對(duì)系統(tǒng)造成破壞。對(duì)于電路損壞造成的損失,概不負(fù)責(zé)。


上一頁(yè) 1 2 下一頁(yè)

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉