新聞中心

EEPW首頁 > 模擬技術(shù) > 設(shè)計(jì)應(yīng)用 > 晶振與負(fù)載電容怎么搭配才好

晶振與負(fù)載電容怎么搭配才好

作者: 時(shí)間:2018-07-30 來源:網(wǎng)絡(luò) 收藏

的老搭檔負(fù)載電容分為C1和C2兩個(gè)貼片電容,負(fù)載電容的作用就是消減其他雜波所帶來的干擾,從而提高電路的穩(wěn)定性。大家在選擇負(fù)載電容時(shí),可以按照電容的具體大小計(jì)算公式是(C1*C2)/(C1+C2)+6.24。這個(gè)計(jì)算公式只是一種方法知道電容的大小,但是最好按照廠家所配對(duì)好的負(fù)載電容值,這樣會(huì)減少很多其他干擾。

本文引用地址:http://2s4d.com/article/201807/384492.htm

都有各自的特性,還是要結(jié)合實(shí)現(xiàn)來判斷電容的大小值。在兩者內(nèi),C1和C2值越低越好。最好C2值大于C1值,C2值偏大雖有利于振蕩器的穩(wěn)定,比較常用的取值是15p-30p之間。

在實(shí)際電路中,也可以通過示波器觀察振蕩波形來判斷振蕩器是否工作在最佳狀態(tài)。示波器在觀察振蕩波形時(shí),觀察OSCO管腳(Oscillator output),應(yīng)選擇100MHz帶寬以上的示波器探頭,這種探頭的輸入阻抗高,容抗小,對(duì)振蕩波形相對(duì)影響小。(由于探頭上一般存在10~20pF的電容,所以觀測時(shí),適當(dāng)減小在OSCO管腳的電容可以獲得更接近實(shí)際的振蕩波形)。工作良好的振蕩波形應(yīng)該是一個(gè)漂亮的正弦波,峰峰值應(yīng)該大于電源電壓的70%。若峰峰值小于70%,可適當(dāng)減小OSCI及OSCO管腳上的外接負(fù)載電容。反之,若峰峰值接近電源電壓且振蕩波形發(fā)生畸變,則可適當(dāng)增加負(fù)載電容。

用示波器檢測OSCI(Oscillator input)管腳,容易導(dǎo)致振蕩器停振,原因是:部分的探頭阻抗小不可以直接,可以用串電容的方法來進(jìn)行。如常用的4MHz石英晶體諧振器,通常廠家建議的外接負(fù)載電容為10~30pF左右。若取中心值15pF,則C1,C2各取30pF可得到其串聯(lián)等效電容值15pF。同時(shí)考慮到還另外存在的電路板分布電容,芯片管腳電容,晶體自身寄生電容等都會(huì)影響總電容值,故實(shí)際配置C1,C2時(shí),可各取20~15pF左右。并且C1,C2使用瓷片電容為佳。



關(guān)鍵詞: 晶振 測試 功率

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉