用高準(zhǔn)確度 60V 電量計(jì)進(jìn)行電量測量
尤其在無線通信應(yīng)用中,常常需要以非常短的時間切換 PLL (鎖相環(huán)) 合成器的輸出頻率。在這類情況下,人們經(jīng)常希望在相對較大的頻率跳變之后,以不到 20µs 時間實(shí)現(xiàn)穩(wěn)定的輸出頻率。以下我們將介紹,集成了 VCO 的超低噪聲和超低寄生 0.37GHz 至 6.39GHz 整數(shù) N PLL 合成器 LTC6946 怎樣才能實(shí)現(xiàn)這樣的目標(biāo)。
本文引用地址:http://2s4d.com/article/201807/383959.htm更具體地說,針對 20MHz 頻率階躍,我們選擇適當(dāng)?shù)?LTC6946 參數(shù)以使其輸出在盡可能短的時間里穩(wěn)定至最終頻率的 10kHz 之內(nèi)。就本例而言,對于 LTC6946 我們可以采用一個 20MHz 的比較頻率(相位-頻率檢波器頻率,即 fPFD)。舉個例子,這意味著如果基準(zhǔn)輸入頻率 (fREF) 為 100MHz,則基準(zhǔn)分頻器 (R) 必需設(shè)定為等于 5。
在 PLL 系統(tǒng)中實(shí)現(xiàn)一個穩(wěn)定環(huán)路的經(jīng)驗(yàn)法則是使環(huán)路帶寬 (LBW) 至少比 fPFD 小 10 倍。因此,而且為了優(yōu)化快速穩(wěn)定,在本例中我們可以設(shè)定 LBW = 2MHz。這與把 LBW 設(shè)定為等于頻率偏移的做法正相反,這里,PLL 的帶內(nèi)相位噪聲與 VCO 的相位噪聲交叉以優(yōu)化整體相位噪聲性能。
我們選擇由 LTC6946-3 產(chǎn)生 4GHz 輸出信號,并使用 PLLWizard™ 軟件工具來確定,建立 LTC6946 周邊電路所需的濾波器組件值。PLLWizard 是一款免費(fèi)工具,以輔助 LTC6946 的設(shè)計(jì)和仿真。
在 PLLWizard GUI 中輸入所希望的 fPFD 和 LBW 值并點(diǎn)擊幾下鼠標(biāo)后,我們就有了環(huán)路濾波器組件值,我們可以將這些組件安裝到 LTC6946 電路中。圖 1 的屏幕截圖顯示,PLLWizard 工具是怎樣簡化 LTC6946 的設(shè)計(jì)過程的。為了核實(shí)我們的工作是否正確,我們在給定條件下仿真 LTC6946 的預(yù)期相位噪聲。圖 1 包括 PLLWizard 的預(yù)測。
圖 1:在 4GHz、20MHz fPFD 和 2MHz LBW 時,PLLWizard 工具的設(shè)置以及對 LTC6946 相位噪聲的預(yù)測
接下來,我們給電路加電,用 Keysight E5052A 信號源分析儀測量相位噪聲。圖 2 顯示,這一測量結(jié)果與上述仿真結(jié)果非常一致。
圖 2:Keysight E5052A 信號源分析儀測得的 LTC6946 的輸出相位噪聲
現(xiàn)在,我們來檢查一下,從 3.98GHz 到 4.00GHz 階躍 20MHz 之后,LTC6946 的輸出穩(wěn)定到與最終頻率值相差 10kHz 以內(nèi)有多快。E5052A 可捕捉瞬態(tài)響應(yīng),如圖 3 所示。
圖 3:在 20MHz 頻率跳變后,LTC6946 輸出的穩(wěn)定過程
我們通過縮小上述測量中 E5052A 檢測器的帶寬來放大 y 軸,以更準(zhǔn)確地確定穩(wěn)定時間。圖 4 說明了 LTC6946 的輸出是怎樣在不到 15µs 時間內(nèi)穩(wěn)定到與最終頻率值相差不到 10kHz 的范圍內(nèi)的。
圖 4:在 20MHz 頻率階躍后,LTC6946 的輸出在不到 15µs 時間內(nèi)穩(wěn)定
應(yīng)該提到的是,集成了 VCO 的新式合成器 IC 用多個內(nèi)部 VCO 子頻段來涵蓋其整個輸出頻率范圍。每次合成器 IC 的輸出頻率改變時,該 IC 都必須運(yùn)行一次內(nèi)部 VCO 校準(zhǔn)例程,以確定正確的 VCO 子頻段。在 PLL 的 LBW 相對較大的情況下,如我們的例子中那樣,當(dāng)切換頻率時,最終確定校準(zhǔn)流程所需的時間會占穩(wěn)定時間的很大部分。由于 LTC6946-3 一般能夠在略多于 10µs 的時間內(nèi)運(yùn)行這種校準(zhǔn)流程,所以我們能夠?qū)崿F(xiàn)約為 15µs 的總穩(wěn)定時間。
圖 3 和圖 4 顯示,在 VCO 校準(zhǔn)時,LTC6946 的輸出頻率跳來跳去。這里顯示這種行為是為了說明原因。在大多數(shù)實(shí)際情況下,人們不希望讓輸出頻率這樣跳來跳去。將 LTC6946 上的“MTCAL”寄存器設(shè)定為“1”(“1”是缺省值),就可通過在校準(zhǔn)時抑制 RF 輸出來應(yīng)對這種情況。建議“MTCAL”始終設(shè)定為“1”。
您可以遵照和修改本文提供的步驟,以確定適合您的應(yīng)用參數(shù)。DC1705 (LTC6946 演示電路板) 為在各種濾波器和頻率配置情況下評估 PLL 的性能提供了一個全面的開發(fā)平臺。DC2026 Linduino® USB 控制器電路板在 PLL 演示電路板和使用 PLLWizard 工具的 PC 之間提供通信接口。
PLLWizard GUI 允許全面控制 DC1705。不過,為了在非常短的時間內(nèi)設(shè)定 PLL IC 以實(shí)現(xiàn)快速頻率切換,我們會編寫一些 Linduino 代碼,并以 DC2026 的最高 SPI 接口速度運(yùn)行 DC2026。要通過 SPI 接口快速設(shè)定 PLL IC,使用 DC2026 和定制代碼是至關(guān)重要的,如果需要,還可以利用 Arduino IDE 提供一種代碼開發(fā)環(huán)境。
我們已經(jīng)評估了我們的快速穩(wěn)定合成器的相位噪聲行為。然而,考慮到我們已經(jīng)使環(huán)路帶寬相對較大,所以有人可能會問,寄生性能會受到怎樣的影響。有人可能會預(yù)期,使用典型的合成器 IC 時,寄生性能在這些條件下會受到損害。使用 LTC6946 時情況卻不是這樣的。在 2MHz 環(huán)路帶寬和 20MHz fPFD 時,實(shí)現(xiàn)接近 -90dBc 的基準(zhǔn)雜散噪聲 (從 4GHz 載波偏移 fPFD = 20MHz 時不想要的信號) 是引人注目的,正如圖 5 顯示的 LTC6946 頻譜所確認(rèn)的那樣。
圖 5:LTC6946 的輸出頻譜,在 4GHz 輸出、環(huán)路帶寬為 2MHz 時展示了不同尋常的低雜散噪聲
LTC6946 以能夠產(chǎn)生低相位噪聲和低寄生輸出而聞名。我們在本文中展示了,使用 LTC6946, 可以在不損害寄生性能的情況下,實(shí)現(xiàn)超快頻率切換。在跳頻通信應(yīng)用中,要產(chǎn)生低相位噪聲頻率,LTC6946 是出色的選擇。
評論