新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設計應用 > TLV3501滯回比較器電路設計

TLV3501滯回比較器電路設計

作者: 時間:2017-10-27 來源:網(wǎng)絡 收藏

  本文以滯回比較器電路設計為示例,簡單為您講解滯回比較器電路設計的方法與思路,希望對您設計比較器電路有所幫助。

本文引用地址:http://2s4d.com/article/201710/368883.htm

  什么是滯回比較器?

  滯回比較器:又稱施密特觸發(fā)器,其抗干擾能力強,如果輸入電壓受到 干擾或噪聲的影響,在門限電平上下波動,而輸出電壓不會在高、低兩個電平間反復的跳動。

  滯回比較器

  

  滯回比較器電路設計理論分析及計算:

  輸入電壓UI經(jīng)電阻R1加在集成運放的反向輸入端,參考電壓UREF經(jīng)電阻R2接在同向輸入端,此外從輸入端通過電阻RF引回同向輸入端。電阻R和背靠背穩(wěn)壓管VDZ的作用是限幅,將輸出電壓的幅度限制在±UZ。

  利用疊加原理可求得同向輸入端的電位為:

  

  若原來U0=+UZ,當UI逐漸增大時,使U0從+UZ跳變?yōu)?UZ所需的門限電平用UT+表示,由上式知

  

  若原來的U0=-UZ,當UI逐漸減小,使U0從-UZ跳變?yōu)?UZ所需的門限電平用UT-表示,則

  

  由R=30kOhm,R2=20kOhm,UREF=6V,帶入以上公式可以得到,UT+=5V,UT-=2V,即當UI增大時,在UI=5V時U0發(fā)生跳變,而當UI減小時,則在U0=2V時發(fā)生跳變。輸出波形為矩形波。

  滯回比較器設計仿真結果分析,如下所示:

  

  仿真分析:由RF=30kOhm,R2=20kOhm,UREF=6V,帶入公式(1)(2)(3)可以得到,UT+ =5V,UT- =2V,即當UI增大時,在UI=5V時U0發(fā)生跳變,而當UI減小時,則在U0=2V時發(fā)生跳變。輸出波形為矩形波

  得出結論:滯回比較器效果顯著,所測得數(shù)值與理論計算數(shù)值誤差在實驗范圍之內,是有效的實驗。



關鍵詞: TLV3501 電路圖

評論


相關推薦

技術專區(qū)

關閉