新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設計應用 > 基于EDA技術的無線搶答系統(tǒng)的設計

基于EDA技術的無線搶答系統(tǒng)的設計

作者: 時間:2017-08-14 來源:網(wǎng)絡 收藏

  隨著電子技術的發(fā)展,應用系統(tǒng)向小型化,快速化,大容量,重量輕的方向發(fā)展,電子設計自動化(Electronics Dcsign Automation)技術應運而生,他是電子產(chǎn)品及系統(tǒng)開發(fā)領域中一場革命性變革,也是高科技化發(fā)展的必然產(chǎn)物。主要應用于數(shù)字電路的設計,目前他在中國的應用多數(shù)是用在FPGA/CPLD/EPLD的設計中。系統(tǒng)為電子產(chǎn)品的開發(fā),電子系統(tǒng)的設計,電子系統(tǒng)工程提供了高度集成的軟件環(huán)境,具有完整而自動的實現(xiàn)流程,直觀的沒計環(huán)境,龐大的模擬庫,簡單而優(yōu)良的仿真功能等優(yōu)勢。

本文引用地址:http://2s4d.com/article/201708/362966.htm

  1 引言

  搶答器在各種知識、智力競賽中有很大的用處,他能準確、公正、直觀地判斷出第一搶答者,并通過搶答器的指示燈顯示和警示蜂鳴等手段指示出第一搶答者。如今在很多的綜藝節(jié)目中,更多的采用大屏幕顯示搶答者,渲染出更加激烈的比賽氣氛,而且配合演播廳的整體效果,就要求搶答器也能提供多種接口,并拋棄傳統(tǒng)的長長的蜘蛛網(wǎng)似的開關引線。本文所介紹的是一種基于EDA技術的實用器系統(tǒng)的設計方案,他采用超大規(guī)模邏輯器件CPLD來處理搶答器的邏輯,通過上位微機來完成聲音和動畫等效果。該方案的優(yōu)點在于:反應快、安裝簡單、覆蓋范圍廣、可擴展性強、使用效果更美觀等。

  2系統(tǒng)構成

  基于CPLD和無線編解碼發(fā)射接收技術的器系統(tǒng)的原理框圖如圖1所示,由8路終端、主控制器以及上位微機系統(tǒng)組成。

    

 

  2.1無線搶答終端

  在本設計中,無線搶答終端主要包括編碼模塊、無線發(fā)射模塊和功率放大模塊,其內部結構框圖如圖2所示。

    

 

  其中編碼模塊采用的是專用紅外遙控編碼芯片PT2262-IR,在主控制器端的無線解碼模塊采用的與其配對使用的解碼芯片PT2272,他們都是臺灣普城公司生產(chǎn)的一種CMOS工藝制造的低功耗低價位通用編解碼電路,最多可有12位三態(tài)地址端管腳,任意組合可提供531441地址碼。PT2262最多可有6位(DO ~D5)數(shù)據(jù)端管腳,設定的地址碼和數(shù)據(jù)碼從17腳串行輸出,非常適合用于無線遙控發(fā)射電路,其有效發(fā)射接收距離為80 m,發(fā)射電路電源范圍為2-12 V,接收電路電源范圍為4. 8~5. 0 V,發(fā)射電路有效發(fā)射反應時間≤0. 2 ms.

  無線發(fā)射接受模塊采用通用系列產(chǎn)品9912,在主控制器端的無線接收模塊采用的是9921,這樣不僅可以加快制作過程,而且還可以增加電路的穩(wěn)定與可靠性。

  2. 2 CPLD主控芯片

  系統(tǒng)核心控制芯片采用的是Altera公司MAX7000S系列新一代CPLD器件EPM7128SLC84-15。該芯片采用CMOS E2PROM工藝,傳輸延遲僅為5 ns;內部具有豐富的資源-128個觸發(fā)器、2500個用戶可編程門;而且具有68個用戶可編程的I/O接口,為系統(tǒng)定義輸人、輸出和雙向口提供了極大的方便;為了比較適合混合電壓系統(tǒng),通過配置,輸人引腳可以兼容3.3V/5V邏輯電平,輸出可以配置為3. 3 V/5 V邏輯電平輸出。EPM7128同時還提供了JTAG接口,可進行ISP編程,極大地方便了用戶。

  新的CPLD芯片技術除了大大減少集成芯片的數(shù)目,便于對系統(tǒng)進行擴展,還可以縮短開發(fā)周期。降低開發(fā)成本,同時提高了技術保密性。與FPGA技術相比,CPLD有掉電不易失的優(yōu)點,使用更加方便。

  2. 3人機接口電路

  本系統(tǒng)中,主控制器與上位微機的通信采用RS 232串行異步通信方式。由于CPLD主控芯片的輸出電平與RS 232的電平不匹配,所以主控制器與上位微機的人機接口電路,主要選用采用Max232芯片的進行電平轉換。Max232是MAXIM公司生產(chǎn)的,包含兩路驅動器和接收器的RS 232轉換芯片。芯片內部有一個電壓轉換器,可以把輸入的+5V電壓轉換為RS232接口所需的±10V電壓。

  3軟件設計

  本設計中的軟件由CPLD控制程序和土位機PC端的動態(tài)效果演示程序2部分組成。CPLD控制程序實現(xiàn)與無線接收解碼模塊的連接及完成與外圍模塊之間的數(shù)據(jù)轉換和通訊。上位機PC端的動態(tài)效果演示程序重點是完成基于VB的交互界面的設計。

  3. 1基于CPLD的核心控制程序

  CPLD控制程序是本系統(tǒng)軟件設計的核心,他采用的是在美國Altera公司的Max+Plus II 10.0平臺上用VHDI高級語言輸人設計方法。他有專用的工具來實現(xiàn)將語言描述過的電路功能轉換為實際的電路,具有很好的通用性和靈活性。他的主要功能:接收并保存無線接收解碼模塊傳送的搶答成功的終端的編碼并封鎖接收模塊,直至控制端復位;同時蜂鳴器奏響并在LED顯示搶答成功的終端編號;并完成CPLD與串行接口芯片的數(shù)據(jù)交換.

  該控制程序主要包括4個功能子模塊:分頻模塊、搶答終端編碼接收模塊、串行發(fā)送模塊、串行接收模塊。在Max-f-Plus II 10. 0中設計輸人各個模塊的VHDL的程序后,生成庫器件并合成系統(tǒng)原理圖如圖3所示。以下簡要介紹搶答終端編碼接收模塊和串行發(fā)送模塊的程序設計。

    

 

  圖4為生成的該模塊原理圖,其VHDL源程序如下:

    

 

    

 

  3.1.2串行發(fā)送模塊

  如圖4所示,該模塊將搶答終端編碼接收模塊輸出的搶答終端的編碼按照串行異步通訊規(guī)則發(fā)送給人機接口電路。在串口通訊中,我們約定的幀格式為1位開始位+8位數(shù)據(jù)位+1位停止位,沒有校驗位,通訊波特率為9600。根據(jù)約定,該模塊輸出數(shù)據(jù)為10位,在發(fā)送完10位后,就停止發(fā)送,并使發(fā)送端電平處于邏輯1,然后等候下次的發(fā)送。其VHDL源程序如下:

    

 

    

  3. 2上位機PC端的演示程序

  本軟件是在VB 6.0環(huán)境下開發(fā)的,并利用其數(shù)據(jù)管理功能,建立比賽題庫并提供管理界面。其與主控制器之間的串行口通信設計部分充分利用了Mscomm串行口通信控件。由于該控件提供通過串口發(fā)送和接收數(shù)據(jù)的串行通信能力,包括了全部Windows API中關于串行通信的16個函數(shù)所完成的功能,而且開拓了更多使用戶設計方便的對象屬性來滿足不同用戶不同業(yè)務的需求,因此給編程帶來極大的方便。

  本軟件在PC環(huán)境下運行,包括以下幾個功能:根據(jù)設定自動抽出比賽題目、控制主控制器的工作、聲光效果顯示搶答終端編號并倒數(shù)計時、現(xiàn)場效果渲染等。詳細程序在此不再贅述。

  4結語

  經(jīng)過反復試驗,該系統(tǒng)運行穩(wěn)定,操作方便,達到了預期的設計效果,具有可操作性強、現(xiàn)場效果好的特點,已經(jīng)在知識竟賽等相關活動中實際使用。



關鍵詞: EDA 無線搶答

評論


相關推薦

技術專區(qū)

關閉