新聞中心

EEPW首頁(yè) > EDA/PCB > 設(shè)計(jì)應(yīng)用 > PCB技術(shù)差分走線有何優(yōu)勢(shì)?

PCB技術(shù)差分走線有何優(yōu)勢(shì)?

作者: 時(shí)間:2017-06-13 來(lái)源:網(wǎng)絡(luò) 收藏

何為?通俗地說(shuō),就是驅(qū)動(dòng)端發(fā)送兩個(gè)等值、反相的信號(hào),接收端通過(guò)比較這兩個(gè)電壓的差值來(lái)判斷邏輯狀態(tài)“0”還是“1”。而承載的那一對(duì)走線就稱(chēng)為

和普通的單端信號(hào)走線相比,最明顯的優(yōu)勢(shì)體現(xiàn)在以下三個(gè)方面:a.抗干擾能力強(qiáng),因?yàn)閮筛?a class="contentlabel" href="http://2s4d.com/news/listbylabel/label/差分走線">差分走線之間的耦合很好,當(dāng)外界存在噪聲干擾時(shí),幾乎是同時(shí)被耦合到兩條線上,而接收端關(guān)心的只是兩信號(hào)的差值,所以外界的共模噪聲可以被完全抵消。

b.能有效抑制EMI,同樣的道理,由于兩根信號(hào)的極性相反,他們對(duì)外輻射的電磁場(chǎng)可以相互抵消,耦合的越緊密,泄放到外界的電磁能量越少。

c.時(shí)序定位精確,由于差分信號(hào)的開(kāi)關(guān)變化是位于兩個(gè)信號(hào)的交點(diǎn),而不像普通單端信號(hào)依靠高低兩個(gè)閾值電壓判斷,因而受工藝,溫度的影響小,能降低時(shí)序上的誤差,同時(shí)也更適合于低幅度信號(hào)的電路。目前流行的LVDS(low voltage differential signaling)就是指這種小振幅差分信號(hào)技術(shù)。

本文引用地址:http://2s4d.com/article/201706/358160.htm


評(píng)論


相關(guān)推薦

技術(shù)專(zhuān)區(qū)

關(guān)閉