微處理器的組成
1.運(yùn)算器:是計(jì)算機(jī)中進(jìn)行數(shù)據(jù)加工的部件,其主要功能包括:
(1)執(zhí)行數(shù)值數(shù)據(jù)的算術(shù)加減乘除等運(yùn)算,執(zhí)行邏輯數(shù)據(jù)的與或非等邏輯運(yùn)算,由一個(gè)被稱(chēng)為 ALU 的線路完成。
(2)暫時(shí)存放參加運(yùn)算的數(shù)據(jù)和中間結(jié)果,由多個(gè)通用寄存器來(lái)承擔(dān)。
(3)運(yùn)算器通常也是數(shù)據(jù)傳輸?shù)耐贰?br />2.控制器
計(jì)算機(jī)中控制執(zhí)行指令部件,要向計(jì)算機(jī)各功能部件提供每一時(shí)刻協(xié)同運(yùn)行所需的控制信號(hào)。其主要功能包括:
(1)正確執(zhí)行每條指令:首先是取來(lái)一條指令,接著分析這條指令,再按指令格式和功能執(zhí)行這條指令。
(2)保證指令按規(guī)定序列自動(dòng)連續(xù)地執(zhí)行。
(3)對(duì)各種異常情況和請(qǐng)求及時(shí)響應(yīng)和處理。
3.CPU中的主要寄存器:
(1)累加器(A):使用最頻繁的寄存器,配合ALU進(jìn)行各種數(shù)據(jù)處理。
(2)數(shù)據(jù)寄存器(DR):是通過(guò)數(shù)據(jù)總線向存儲(chǔ)器和I/O設(shè)備讀寫(xiě)數(shù)據(jù)的暫存單元。
(3)指令寄存器(IR):暫存當(dāng)前指令。
(4)指令譯碼器(ID):將每條指令譯碼變成控制電平。
(5)程序計(jì)數(shù)器(PC):存放當(dāng)前指令地址。 CPU執(zhí)行程序時(shí),先按PC給出的地址到存儲(chǔ)器 取一條指令,PC自動(dòng)加1。CPU執(zhí)行完一條指令,再到存儲(chǔ)器取下一條指令。
(6)地址寄存器(AR):用于保存當(dāng)前CPU所要訪問(wèn)的內(nèi)存單元或I/O設(shè)備的地址。
評(píng)論