新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計(jì)應(yīng)用 > 嵌入式DDR總線的布線分析與設(shè)計(jì)

嵌入式DDR總線的布線分析與設(shè)計(jì)

作者: 時間:2016-09-12 來源:網(wǎng)絡(luò) 收藏

引 言

本文引用地址:http://2s4d.com/article/201609/304154.htm

DDR(Double Data Rate,雙數(shù)據(jù)速率)設(shè)計(jì)是含DDR的硬件設(shè)計(jì)中最重要和最核心的部分。隨著系統(tǒng)的處理能力越來越強(qiáng)大,實(shí)現(xiàn)的功能越來越多,系統(tǒng)的工作頻率越來越高,DDR的工作頻率也逐漸從最低的 133 MHz提高到200 MHz,從而實(shí)現(xiàn)了更大的系統(tǒng)帶寬和更好的性能。然而,更高的工作頻率同時也對系統(tǒng)的穩(wěn)定性提出了更高的要求,這需要硬件設(shè)計(jì)者對電路的布局走線有更多的約束和考慮。而影響整個系統(tǒng)能否工作正常且穩(wěn)定的最重要的部分就是DDR部分的電路設(shè)計(jì)。

嵌入式系統(tǒng)使用DDR內(nèi)存,可以在傳統(tǒng)的單數(shù)據(jù)數(shù)率內(nèi)存芯片上實(shí)現(xiàn)更好的性能。DDR允許在不增加時鐘頻率和數(shù)據(jù)位寬的條件下,一個時鐘周期內(nèi)能夠處理兩個操作。增加的數(shù)據(jù)總線性能是由于源同步數(shù)據(jù)選通允許數(shù)據(jù)同時在選通脈沖的上升沿和下降沿被獲取。

DDR雖然能夠給嵌入式設(shè)計(jì)帶來更好的性能,但是設(shè)計(jì)者必須比以往的SDR設(shè)計(jì)更小心地處理DDR部分的PCB部分,否則不僅不能實(shí)現(xiàn)好的性能,整個嵌人式系統(tǒng)的穩(wěn)定性也會受到影響。DDR比傳統(tǒng)的SDR有更短的信號建立保持時間、更干凈的參考電壓、更緊密的走線匹配和新的I/O口信號,并且需要合適的終端電阻匹配。這些都是要面對的新的挑戰(zhàn)。

1 結(jié)構(gòu)

對于DDR內(nèi)存,JEDEC建立和采用了一個低壓高速信號標(biāo)準(zhǔn)。這個標(biāo)準(zhǔn)稱為“短截線串聯(lián)終結(jié)邏輯(StubSeries Terminated Logic,SSTL)”。SSTL能夠改進(jìn)數(shù)據(jù)通過總線傳輸?shù)男盘柾暾?,這種終端設(shè)計(jì)的目的是防止在高速傳輸下由于信號反射導(dǎo)致的數(shù)據(jù)錯誤。

在一個典型的內(nèi)存拓?fù)浣Y(jié)構(gòu)中,如果使用了串聯(lián)匹配電阻(RS),那么它應(yīng)該放在遠(yuǎn)離DDR控制器的位置。這種方法能夠節(jié)約控制器附近寶貴的電路板空間,避免擁塞和繁瑣的引腳扇出;而且也優(yōu)化了從控制器到內(nèi)存芯片的信號完整性,在這些位置往往有很多地址和命令信號需要可靠地被多個內(nèi)存接收。

最普通的SSTL終端模型是一種較好的單終端和并聯(lián)終端方案,如圖1所示。這種方案包含使用一個串聯(lián)終端電阻(Rs)從控制器到內(nèi)存,以及一個并聯(lián)終端電阻(RT)上拉到終端電壓(VTT)。這種方法常見于商用電腦的主板上,但目前的嵌入式主板上為了獲得更好的信號完整性和系統(tǒng)穩(wěn)定性,也常常使用。RS和 RT的值是信賴于具體的系統(tǒng)的,應(yīng)該由板級仿真確定具體的值。

2 嵌入式DDR分析

2.1 DDR的信號完整性問題

高速總線信號的傳輸往往需要考慮信號完整性問題。DDR的信號線不是普通的信號線而是傳輸線,因而傳輸線上的過孔,或者連接器等不連續(xù)阻抗因素都會影響接收端的信號完整性。主要有過沖和下沖、振鈴及串?dāng)_等影響,交流噪聲以及直流電壓的一些不準(zhǔn)確因素也同樣影響信號傳輸?shù)男阅堋?/p>

DDR為了實(shí)現(xiàn)更高的信號頻率,SSTL高增益差分接收器的接收電平往往是偏置在參考電平(VREF)附近,使用這樣的接收器允許更小的電壓擺幅、更少的信號反射、更低的電磁干擾和更短的建立時間,比LVTTL能適應(yīng)更高的時鐘頻率。圖2所示的是SSTL接口電平。交流邏輯電平是在接收器端的接收電平,在接收器處交流邏輯參數(shù)(包括建立和保持時間)都必須最佳,而直流邏輯電平則提供一個滯后的接收電平點(diǎn)。當(dāng)輸入電平穿過DC直流參考點(diǎn)時,接收器轉(zhuǎn)變到新的邏輯電平并且保持這個新的狀態(tài),只要信號不低于門限電平。因此,SSTL總線不易于受過沖、下沖和振鈴的影響。

2.2 基于布線考慮的DDR信號分組

DDR控制器包括超過130個信號,并且提供直接的信號接口連接內(nèi)存子系統(tǒng)。這些信號根據(jù)信號的種類可以分為不同的信號組,如表1所列。

其中,數(shù)據(jù)組的分組應(yīng)該以每個字節(jié)通道來劃分,DM0、DQS0以及DQ0~DQ7為第1字節(jié)通道,DM1、DQS1以及DQ8~DQ15為第2字節(jié)通道,以此類推。每個字節(jié)通道內(nèi)有嚴(yán)格的長度匹配關(guān)系。其他信號走線長度應(yīng)按照組為單位來進(jìn)行匹配,每組內(nèi)信號長度差應(yīng)該嚴(yán)格控制在一定范圍內(nèi)。不同組的信號間雖然不像組內(nèi)信號那樣要求嚴(yán)格,但不同組長度差同樣也有一定要求。具體布線要求見2.4小節(jié)。

2.3 信號組布線順序

為了確保DDR接口最優(yōu)化,DDR的布線應(yīng)該按照如下的順序進(jìn)行:功率、電阻網(wǎng)絡(luò)中的pin腳交換、數(shù)據(jù)信號線布線、地址/命令信號布線、控制信號布線、時鐘信號布線、反饋信號布線。

數(shù)據(jù)信號組的布線優(yōu)先級是所有信號組中最高的,因?yàn)樗ぷ髟?倍時鐘頻率下,它的信號完整性要求是最高的。另外,數(shù)據(jù)信號組是所有這些信號組中占最大部分內(nèi)存總線位寬的部分,也是最主要的走線長度匹配有要求的信號組。

地址、命令、控制和數(shù)據(jù)信號組都與時鐘的走線有關(guān)。因此,系統(tǒng)中有效的時鐘走線長度應(yīng)該滿足多種關(guān)系。設(shè)計(jì)者應(yīng)該建立系統(tǒng)時序的綜合考慮,以確保所有這些關(guān)系都能夠被滿足。

2.4 各組信號布線長度匹配

時鐘信號:以地平面為參考,給整個時鐘回路的走線提供一個完整的地平面,給回路電流提供一個低阻抗的路徑。由于是差分時鐘信號,在走線前應(yīng)預(yù)先設(shè)計(jì)好線寬線距,計(jì)算好差分阻抗,再按照這種約束來進(jìn)行布線。所有的DDR差分時鐘信號都必須在關(guān)鍵平面上走線,盡量避免層到層的轉(zhuǎn)換。線寬和差分間距需要參考 DDR控制器的實(shí)施細(xì)則,信號線的單線阻抗應(yīng)控制在50~60 Ω,差分阻抗控制在100~120 Ω。時鐘信號到其他信號應(yīng)保持在20 mil*以上的距離來防止對其他信號的干擾。蛇形走線的間距不應(yīng)小于20 mil。串聯(lián)終端電阻RS值在15~33Ω,可選的并聯(lián)終端電阻RT值在25~68 Ω,具體設(shè)定的阻值還是應(yīng)該依據(jù)信號完整性仿真的結(jié)果。

數(shù)據(jù)信號組:以地平面為參考,給信號回路提供完整的地平面。特征阻抗控制在50~60 Ω。線寬要求參考實(shí)施細(xì)則。與其他非DDR信號間距至少隔離20 mil。長度匹配按字節(jié)通道為單位進(jìn)行設(shè)置,每字節(jié)通道內(nèi)數(shù)據(jù)信號DQ、數(shù)據(jù)選通DQS和數(shù)據(jù)屏蔽信號DM長度差應(yīng)控制在±25 mil內(nèi)(非常重要),不同字節(jié)通道的信號長度差應(yīng)控制在1 000 mil內(nèi)。與相匹配的DM和DQS串聯(lián)匹配電阻RS值為0~33 Ω,并聯(lián)匹配終端電阻RT值為25~68Ω。如果使用電阻排的方式匹配,則數(shù)據(jù)電阻排內(nèi)不應(yīng)有其他DDR信號。


上一頁 1 2 下一頁

關(guān)鍵詞: 嵌入式 DDR總線 布線

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉