新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 新品快遞 > Altera演示Stratix 10 FPGA和SoC雙模56-Gbps PAM-4和30-Gbps NRZ收發(fā)器技術(shù)

Altera演示Stratix 10 FPGA和SoC雙模56-Gbps PAM-4和30-Gbps NRZ收發(fā)器技術(shù)

作者: 時間:2016-03-22 來源:電子產(chǎn)品世界 收藏

  ,現(xiàn)在是Intel公司旗下的可編程解決方案事業(yè)部(PSG),今天發(fā)布能夠讓Stratix? 10 和SoC支持高達(dá)56 Gbps數(shù)據(jù)速率的收發(fā)器技術(shù)。今天演示了業(yè)界首次實現(xiàn)的支持雙模56-Gbps四電平脈沖振幅調(diào)制(PAM-4)以及30-Gbps非歸零(NRZ)收發(fā)器技術(shù)。該收發(fā)器技術(shù)大幅度提高了一個收發(fā)器通道的帶寬,使得設(shè)備制造商能夠靈活的開發(fā)未來系統(tǒng)。Stratix 10 和SoC經(jīng)過優(yōu)化,支持?jǐn)?shù)據(jù)中心基礎(chǔ)設(shè)施和電信設(shè)備所使用的銅背板和光互聯(lián)傳輸極高的數(shù)據(jù)量。

本文引用地址:http://2s4d.com/article/201603/288625.htm

  Stratix 10 FPGA收發(fā)器技術(shù)將支持1 Gbps至56 Gbps的數(shù)據(jù)速率。客戶可以使用Stratix 10 FPGA來開發(fā)支持50G、100G、200G、400G和太比特應(yīng)用的下一代通信和網(wǎng)絡(luò)基礎(chǔ)設(shè)施。收發(fā)器的雙模功能為客戶開辟了開發(fā)下一代高端系統(tǒng)的途徑,并支持主流和已有背板、銅纜、芯片至芯片和芯片至模組互聯(lián)和接口,從而保護(hù)了客戶的投入。一直是IEEE 802.3以太網(wǎng)和光互聯(lián)論壇(OIF)業(yè)界公認(rèn)的50G-56G PAM-4標(biāo)準(zhǔn)的領(lǐng)導(dǎo)者和貢獻(xiàn)者。

  www.altera.com/transceiver上提供了56 Gbps PAM-4和30-Gbps NRZ背板收發(fā)器技術(shù)的演示視頻。

  Intel公司可編程解決方案集團(tuán)高端產(chǎn)品營銷總監(jiān)Jordon Inkeles評論說:“數(shù)據(jù)中心和網(wǎng)絡(luò)基礎(chǔ)設(shè)施對帶寬需求的爆炸式增長要求我們FPGA所具有的性能和密度能夠高速、高效的傳送更多的數(shù)據(jù)。系統(tǒng)要求的數(shù)據(jù)速率已經(jīng)超過了28 Gbps,數(shù)據(jù)傳輸傳統(tǒng)的NRZ調(diào)制方法很難滿足這種要求。在我們的Stratix 10 FPGA和SoC中實現(xiàn)雙模56-Gbps PAM-4和30-Gbps NRZ收發(fā)器將有助于客戶滿足最嚴(yán)格的數(shù)據(jù)吞吐量需求。”

  Stratix 10 FPGA使用異構(gòu)系統(tǒng)級封裝(SiP)方法來集成收發(fā)器,收發(fā)器塊和單片F(xiàn)PGA內(nèi)核架構(gòu)被Intel的嵌入式多管芯互聯(lián)橋接(EMIB)技術(shù)連接在一起,這樣,Stratix 10 FPGA和SoC能夠迅速滿足所有市場領(lǐng)域日益增長的系統(tǒng)帶寬需求;并且收發(fā)器塊這種方法進(jìn)一步提高了靈活性和可擴(kuò)展能力,促使產(chǎn)品盡快面市。

  供貨信息

  將于2016年第四季度開始發(fā)售首批Stratix 10 FPGA。Altera在OFC 2016上演示了Stratix 10 FPGA收發(fā)器技術(shù)。如果需要了解Stratix 10 FPGA和SoC的詳細(xì)信息,請訪問www.altera.com.cn/stratix10。



關(guān)鍵詞: Altera FPGA

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉