新聞中心

EEPW首頁(yè) > 模擬技術(shù) > 設(shè)計(jì)應(yīng)用 > 【E課堂】關(guān)于3V與5V混合系統(tǒng)中邏輯器接口問(wèn)題

【E課堂】關(guān)于3V與5V混合系統(tǒng)中邏輯器接口問(wèn)題

作者: 時(shí)間:2016-03-21 來(lái)源:電子產(chǎn)品世界 收藏

  在電路設(shè)計(jì)當(dāng)中,往往會(huì)遇到電壓匹配問(wèn)題,因?yàn)殡娐分型恢恢挥幸粋€(gè)電平信號(hào),大部分包括3.3V,5V或者12V,但是有時(shí)候需要用到3.3V和5V的通信或者對(duì)聯(lián),這其中就存在一個(gè)的問(wèn)題,當(dāng)然可以用一種很簡(jiǎn)單的方法,就是用244芯片來(lái)解決,但是有沒(méi)有更簡(jiǎn)單易行的方法呢?

本文引用地址:http://2s4d.com/article/201603/288562.htm

  我在設(shè)計(jì)的過(guò)程中,也經(jīng)常遇到這種問(wèn)題,下面我們就通過(guò)三極管的開(kāi)關(guān)作用來(lái)實(shí)現(xiàn)電路中多電平的共用。

  下面是原理圖:

    

 

  我們來(lái)首先分析一下這個(gè)電路的原理。

  原理其實(shí)很簡(jiǎn)單,兩個(gè)三極管和4個(gè)電阻就組成了3V到5V的電平轉(zhuǎn)換功能。

  5V信號(hào)從Uin輸入,當(dāng)Uin為高電平的時(shí)候,Q1導(dǎo)通,此時(shí)節(jié)電3的電壓被拉底,Q2就截止,Uout輸出3V,這就是實(shí)現(xiàn)了5V輸入,3V輸出的效果;當(dāng)Uin為低電平的時(shí)候,Q1處于截止?fàn)顟B(tài),節(jié)電3的為3V,此時(shí)Q2導(dǎo)通,Uout輸出低電平。剛好和輸入的狀態(tài)相吻合,但是幅度變?yōu)?V。

  再看看波形圖:

    

 

  以上是對(duì)5V轉(zhuǎn)3V的,其實(shí)3V轉(zhuǎn)5V的道理是一樣的,只需要把給三極管偏置電壓的VCC換成5V的,輸入3V的話(huà),輸出就是5V的了!

  另外,R3一般情況下可以直接短接,因?yàn)榻?jīng)過(guò)了R1的限流。



關(guān)鍵詞: 邏輯器接口 電平匹配

評(píng)論


技術(shù)專(zhuān)區(qū)

關(guān)閉