新聞中心

EEPW首頁 > 測試測量 > 設(shè)計(jì)應(yīng)用 > 智能化頻率特性測試儀系統(tǒng)組成及應(yīng)用

智能化頻率特性測試儀系統(tǒng)組成及應(yīng)用

作者: 時(shí)間:2012-10-09 來源:網(wǎng)絡(luò) 收藏

摘要 基于直接數(shù)字頻率合成技術(shù)的思想,采用現(xiàn)代數(shù)字信號(hào)處理和顯示技術(shù),設(shè)計(jì)了一臺(tái)低成本、數(shù)字化、。實(shí)現(xiàn)了對(duì)20 Hz~150 MHz范圍內(nèi)任意頻段的被測網(wǎng)絡(luò)幅頻特性和相頻特性測量。完成了數(shù)據(jù)存儲(chǔ)、-3曲帶寬計(jì)算、峰值查找等功能,幅度檢測精度達(dá)到1dBm,相位檢測精度1°等指標(biāo)。

本文引用地址:http://2s4d.com/article/193100.htm

傳統(tǒng)掃頻儀的信號(hào)源大多采用LC電路構(gòu)成的振蕩器,大量使用分立元器件來實(shí)現(xiàn)各功能,顯示部分采用傳統(tǒng)的掃描顯示器。因此傳統(tǒng)結(jié)構(gòu)的掃頻儀不僅結(jié)構(gòu)復(fù)雜、體積龐大、價(jià)格昂貴、操作復(fù)雜,而且由于各元件分散性大,參數(shù)變化容易受外部環(huán)境變化影響,精度不高。目前,以Agilent等為代表的儀器生產(chǎn)廠家提供了多種高性能的。但其產(chǎn)品主要集中在射頻、微波等高頻領(lǐng)域,中低頻段的產(chǎn)品相對(duì)缺乏。本文基于直接數(shù)字頻率合成(DDS)的技術(shù)思想,采用DSP和FPGA架構(gòu)的現(xiàn)代數(shù)字信號(hào)處理技術(shù),設(shè)計(jì)了一臺(tái)低成本,高度數(shù)字化和,實(shí)現(xiàn)了對(duì)20 Hz~150 MHz范圍內(nèi)任意頻段的被測網(wǎng)絡(luò)幅頻特性和相頻特性測量和顯示,完成了數(shù)據(jù)存儲(chǔ)回放和傳輸,-3 dB帶寬計(jì)算,峰值查找等功能。幅度檢測精度達(dá)到1dBm,相位檢測精度1°的指標(biāo)。

1

頻率特性分析儀主要包括控制和數(shù)據(jù)存儲(chǔ)處理單元、DDS信號(hào)源單元、幅度和相位檢測單元、數(shù)據(jù)采集單元、顯示及交互接口單元,系統(tǒng)總體框圖如圖1所示。

系統(tǒng)總體框圖

2 系統(tǒng)設(shè)計(jì)

2.1 控制與數(shù)據(jù)處理單元

ADSP—BF532和FPGA(EP1C3)是控制與數(shù)據(jù)存儲(chǔ)處理單元的核心。DSP通過PPI、SPI和PF接口與FPGA進(jìn)行雙向數(shù)據(jù)通信,實(shí)現(xiàn)鍵盤讀取,DDS掃描,A/D采集,LCD掃描等功能,通過UART單元與計(jì)算機(jī)實(shí)現(xiàn)數(shù)據(jù)傳輸和遠(yuǎn)程控制。FPGA完成了TFT_LCD和VGA同步顯示時(shí)序轉(zhuǎn)換、鍵盤掃描、SPI通信和信號(hào)分配等功能。另外,DSP通過EBIU單元連接AM29LV800和MT48L32M16分別作為程序與工作狀態(tài)存儲(chǔ)器和數(shù)據(jù)存儲(chǔ)與顯示緩存。工作原理如圖2所示。

22.jpg

2.2 數(shù)據(jù)采集單元

數(shù)據(jù)采集單元采用多路A/D轉(zhuǎn)換器將幅度和相位的模擬電壓信號(hào)轉(zhuǎn)換為數(shù)字信號(hào)供DSP和FPGA進(jìn)行處理和傳輸,是模擬電路和數(shù)字電路之間的“橋梁”。本儀器中選用AD7655采集信號(hào)。該A/D轉(zhuǎn)換器具有4個(gè)模擬輸入通道,16位采樣精度,最高采樣率為1MHz。采用16位并行和SPI等傳輸模式。REF3125提供A/D轉(zhuǎn)換器所需的2.5 V參考電壓。

2.3 DDS信號(hào)源單元

DDS技術(shù)是一種把一系列數(shù)字量形式的信號(hào)通過DAC轉(zhuǎn)換成模擬量形式信號(hào)的合成技術(shù)。DDS技術(shù)建立在采樣定理的基礎(chǔ)上,它首先對(duì)需要產(chǎn)生的波形進(jìn)行采樣,將采樣值數(shù)字化后存入存儲(chǔ)器做為查找表,然后再通過查找表將數(shù)據(jù)讀出,經(jīng)過D/A轉(zhuǎn)換器轉(zhuǎn)換成模擬量,把存入的波形重新合成出來。雖然DDS系統(tǒng)的結(jié)構(gòu)有很多種,但其基本的電路原理,如圖3所示。

基本的電路原理

本儀器選用的DDS芯片AD9958是一款高性能雙通道直接數(shù)字頻率合成器,具有兩個(gè)獨(dú)立的DDS核,分別具有兩個(gè)獨(dú)立的32位頻率控制字和14位相位控制字,一個(gè)10位的幅度控制字。內(nèi)部集成PLL,芯片最高工作頻率500 MHz,輸出信號(hào)最高頻率可達(dá)180 MHz。DSP通過SPI和PF接口經(jīng)FPGA信號(hào)分配邏輯對(duì)AD9958進(jìn)行頻率、相位和幅度控制字的配置,如圖4所示。

控制字的配置

AD9958采用25 MHz外部時(shí)鐘輸入,經(jīng)內(nèi)部PLL倍頻后產(chǎn)生500 MHz內(nèi)核工作時(shí)鐘。輸出信號(hào)為兩路同頻的正弦和余弦信號(hào)。為避免數(shù)字噪聲對(duì)信號(hào)產(chǎn)生干擾,芯片的3.3 V數(shù)字供電與模擬供電部分需采用型網(wǎng)絡(luò)隔離,并對(duì)模擬地接小電阻到地平面以隔離干擾。由于芯片輸出為電流信號(hào),需采用51Ω上拉到1.8 V轉(zhuǎn)換為電壓信號(hào),經(jīng)LFCN—160集成濾波器濾除高頻噪聲,并采用差分運(yùn)放AD8312抵消共模噪聲。輸出信號(hào)電平范圍為-10~-3 dBm。AD9958信號(hào)輸出原理如圖5所示。

55.jpg

2.4 輸出電平調(diào)節(jié)單元

本儀器設(shè)計(jì)的信號(hào)源輸出電平范圍為-87~13 dBm。而前級(jí)DDS信號(hào)源單元的輸出信號(hào)電平范圍為-10~-3 dBm,因此需要對(duì)前級(jí)信號(hào)進(jìn)行電平調(diào)節(jié)。該單元的信號(hào)流圖如圖6所示。

單元的信號(hào)流圖

本單元首先通過寬帶運(yùn)放THS3201將前級(jí)信號(hào)電平放大到12~19 dBm。然后通過可控衰減網(wǎng)絡(luò)實(shí)現(xiàn)輸出-87~13 dBm范圍內(nèi)的信號(hào)。通過控制接通不同的型電阻衰減網(wǎng)絡(luò)來實(shí)現(xiàn),如圖5所示??煽厮p網(wǎng)絡(luò)由-8 dB、-16 dB、-32 dB和-64 dB這4種型電阻衰減網(wǎng)絡(luò)組成,通過68595驅(qū)動(dòng)繼電器TQ2組合出不同衰減倍數(shù)的衰減網(wǎng)絡(luò)。

2.5 相位檢測單元

本儀器選用AD8302構(gòu)建了相位差檢測電路。AD8302可對(duì)0~2.7 GHz,-60~0 dBm范圍內(nèi)的兩輸入信號(hào)之間的幅度比和相位差進(jìn)行精確測量,其中相位檢測精度可達(dá)1°。AD8302相位檢測曲線如圖7所示。

77.jpg

由圖7可知,使用單片的AD8032無法進(jìn)行-180°~180°范圍內(nèi)的監(jiān)相。為實(shí)現(xiàn)-180°~180°監(jiān)相,儀器采用I、Q正交檢測方法。即DDS信號(hào)源輸出兩路同頻正交信號(hào),該正交信號(hào)分別通過兩片8302與待測信號(hào)分別進(jìn)入兩片AD8302監(jiān)相,則可得到兩條相位差為90°相位曲線,如圖8所示。由此實(shí)現(xiàn)-180°~180°范圍檢測。


上一頁 1 2 下一頁

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉